AFDX交换机及交换芯片中关键模块的设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-17页 |
| ·航空实时以太网发展历程简述 | 第7-10页 |
| ·总线技术向以太网技术的转变 | 第7-8页 |
| ·工业以太网的实时性改进 | 第8-9页 |
| ·航空交换式以太网的出现 | 第9-10页 |
| ·ARINC664 规范概述 | 第10-14页 |
| ·ARINC664 的内容 | 第10-11页 |
| ·AFDX 概述 | 第11-14页 |
| ·FPGA 开发流程概述 | 第14-15页 |
| ·论文主要工作及内容安排 | 第15-17页 |
| 第二章 系统设计方案 | 第17-25页 |
| ·AFDX 交换机设计需求分析 | 第17-18页 |
| ·AFDX 交换机基本功能概述 | 第18-19页 |
| ·AFDX 交换机模块划分 | 第19-25页 |
| 第三章 交换机硬件电路设计 | 第25-37页 |
| ·交换模块硬件电路设计 | 第25-35页 |
| ·电源电路设计 | 第26-28页 |
| ·时钟电路设计 | 第28-30页 |
| ·复位电路设计 | 第30-31页 |
| ·外部存储电路设计 | 第31-33页 |
| ·配置电路设计 | 第33-35页 |
| ·CPU 控制电路设计 | 第35-37页 |
| ·MPC8270 在以太网中的应用 | 第36页 |
| ·MPC8270 与FPGA 接口电路 | 第36-37页 |
| 第四章 交换芯片中部分模块的设计 | 第37-59页 |
| ·接收缓存rxbuf 设计 | 第37-41页 |
| ·接收缓存原理 | 第37-39页 |
| ·接收缓存组成与设计 | 第39-41页 |
| ·接收缓存模块时序仿真 | 第41页 |
| ·发送缓存txbuf 设计 | 第41-44页 |
| ·发送缓存原理 | 第41-42页 |
| ·发送缓存组成与设计 | 第42-43页 |
| ·发送缓存模块时序仿真 | 第43-44页 |
| ·查找转发模块设计 | 第44-48页 |
| ·转发模块设计原理 | 第44-45页 |
| ·转发模块组成与设计 | 第45-48页 |
| ·转发模块时序仿真 | 第48页 |
| ·过滤模块设计 | 第48-52页 |
| ·过滤原理概述 | 第48-49页 |
| ·过滤模块组成与设计 | 第49-51页 |
| ·过滤模块时序仿真图 | 第51-52页 |
| ·警管模块设计 | 第52-59页 |
| ·警管原理概述 | 第52-53页 |
| ·警管模块组成与设计 | 第53-57页 |
| ·警管模块时序仿真 | 第57-59页 |
| 第五章 调试与测试 | 第59-67页 |
| ·过滤模块的调试与测试 | 第59-64页 |
| ·警管模块的调试与测试 | 第64-67页 |
| 结束语 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 研究成果 | 第72-73页 |