基于IEC61850电子式互感器数字接口硬件方案研究
| 摘要 | 第1-7页 |
| Abstract | 第7-10页 |
| 第1章 绪论 | 第10-16页 |
| ·数字化变电站 | 第10-12页 |
| ·数字化变电站概述 | 第10页 |
| ·数字化变电站系统结构 | 第10-12页 |
| ·电子互感器及合并单元研究意义 | 第12-13页 |
| ·国内外电子互感器及合并单元研究现状 | 第13-15页 |
| ·国内外电子互感器研究现状 | 第13-14页 |
| ·国内外合并单元研究现状 | 第14-15页 |
| ·论文研究的主要内容 | 第15-16页 |
| 第2章 电子式互感器原理及整体结构 | 第16-23页 |
| ·电子式互感器概述 | 第16-17页 |
| ·电子式互感器传感器原理 | 第17-18页 |
| ·ECT/EVT传感原理 | 第17-18页 |
| ·OCT/OVT传感器工作原理 | 第18页 |
| ·电子式互感器系统结构 | 第18-22页 |
| ·小结 | 第22-23页 |
| 第3章 合并单元定义及现有方案分析 | 第23-41页 |
| ·合并单元的定义 | 第23-31页 |
| ·基于IEC60044-7/8合并单元定义 | 第23-27页 |
| ·基于IEC61850-9-1合并单元定义 | 第27-29页 |
| ·基于IEC61850-9-2合并单元定义 | 第29页 |
| ·合并单元功能模型 | 第29-31页 |
| ·现有合并单元设计方案分析 | 第31-33页 |
| ·现有合并单元设计标准分析 | 第33-34页 |
| ·现有合并单元同步方案分析 | 第34-40页 |
| ·多台合并单元同步方案 | 第34-39页 |
| ·单台合并单元同步方案 | 第39-40页 |
| ·小结 | 第40-41页 |
| 第4章 间隔合并单元总体设计 | 第41-46页 |
| ·合并单元总体硬件方案 | 第41-43页 |
| ·合并单元软件功能 | 第43-45页 |
| ·小结 | 第45-46页 |
| 第5章 合并单元硬件设计方案 | 第46-62页 |
| ·合并单元插件功能及接口划分 | 第46-48页 |
| ·数据接收及处理插件硬件设计 | 第48-56页 |
| ·插件硬件接口设计 | 第48-51页 |
| ·插件DSP接口电路设计 | 第51-56页 |
| ·同步及数据输出插件硬件设计 | 第56-61页 |
| ·插件硬件接口设计 | 第56-59页 |
| ·ADSP与88E6060接口设计 | 第59-60页 |
| ·同步及数据输出插件电源设计 | 第60-61页 |
| ·小结 | 第61-62页 |
| 结论 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-68页 |
| 攻读硕士学位期间发表的论文及参加的科研工作 | 第68-69页 |
| 附录1 数据接收及处理插件原理图 | 第69-71页 |
| 附录2 同步及数据输出插件原理图 | 第71-74页 |