| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·课题研究目的及意义 | 第9-10页 |
| ·国内外研究现状和发展态势 | 第10-13页 |
| ·功率放大器线性化技术国内外研究现状 | 第10-11页 |
| ·基于预失真技术的线性化技术研究现状 | 第11-13页 |
| 第二章 功率放大器主要参数及其非线性化分析 | 第13-24页 |
| ·功率放大器的特点 | 第13页 |
| ·功率放大器的非线性失真 | 第13-17页 |
| ·谐波失真 | 第14-15页 |
| ·互调失真 | 第15-16页 |
| ·AM/AM 与AM/PM 特性 | 第16-17页 |
| ·功率放大器线性化指标描述 | 第17-18页 |
| ·1dB 压缩点 | 第17页 |
| ·邻道泄露功率比 | 第17-18页 |
| ·峰均比 | 第18页 |
| ·功率放大器线性化技术概述 | 第18-23页 |
| ·功率回退化技术 | 第19页 |
| ·前馈线性化技术 | 第19-20页 |
| ·包络消除和恢复(EER)技术 | 第20-21页 |
| ·LINC 法 | 第21-22页 |
| ·预失真技术 | 第22-23页 |
| ·各种线性化技术的比较 | 第23页 |
| ·本章小结 | 第23-24页 |
| 第三章 数字预失真技术理论基础 | 第24-35页 |
| ·功率放大器的模型 | 第24-27页 |
| ·放大器的记忆效应 | 第24页 |
| ·无记忆功放模型 | 第24-25页 |
| ·有记忆功放模型 | 第25-27页 |
| ·自适应辨识系统 | 第27-28页 |
| ·自适应预失真技术实现方法 | 第28-33页 |
| ·查找表预失真技术 | 第28-31页 |
| ·多项式预失真技术 | 第31-33页 |
| ·查找表法和多项式法的比较 | 第33页 |
| ·本章小结 | 第33-35页 |
| 第四章 数字中频硬件平台设计 | 第35-46页 |
| ·TD-SCDMA 系统简介 | 第35页 |
| ·RRU 项目整体框图和硬件结构 | 第35-37页 |
| ·FPGA 模块设计 | 第37-42页 |
| ·IR FPGA 功能 | 第37页 |
| ·DIF FPGA 功能 | 第37-42页 |
| ·其他主要模块设计 | 第42-45页 |
| ·SERDES 单元 | 第42页 |
| ·DAC 模块 | 第42-43页 |
| ·ADC 模块 | 第43-44页 |
| ·时钟及本振模块 | 第44页 |
| ·MCU 模块 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 自适应数字预失真的FPGA 实现及其测试结果分析 | 第46-76页 |
| ·FPGA 系统化设计方法介绍 | 第46-47页 |
| ·自适应数字预失真的FPGA 实现 | 第47-67页 |
| ·DPD 方案设计 | 第47-50页 |
| ·DPD 在FPGA 的硬件实现 | 第50-67页 |
| ·仿真及测试结果 | 第67-75页 |
| ·仿真平台的搭建及仿真结果 | 第67-68页 |
| ·DPD 工作流程及测试结果 | 第68-75页 |
| ·本章小结 | 第75-76页 |
| 第六章 总结与展望 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 附录 | 第80-83页 |
| 附录1 术语缩写表 | 第80-82页 |
| 附录2 数字中频硬件平台实物图片 | 第82页 |
| 附录3 TD 基站RRU(射频远端单元)实物图片 | 第82-83页 |
| 攻硕期间取得的研究成果 | 第83-84页 |