多路数字视频光端机设计方案
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第一章 绪论 | 第8-13页 |
| 1.1 课题背景 | 第8页 |
| 1.2 模拟光端机与数字光端机 | 第8-10页 |
| 1.3 视频光端机的发展历程及发展趋势 | 第10页 |
| 1.4 课题意义及必要性 | 第10-11页 |
| 1.5 本论文的主要研究内容和结构 | 第11-13页 |
| 第二章 光端机的工作原理与总体设计方案 | 第13-23页 |
| 2.1 本安产品概述 | 第13页 |
| 2.2 开关型本质安全电源技术及其设计原则 | 第13-15页 |
| 2.3 应用于光端机中的光电转换和调制技术 | 第15-18页 |
| 2.3.1 光调制技术 | 第15-16页 |
| 2.3.2 数字电光转换驱动原理 | 第16-17页 |
| 2.3.3 数字光电转换驱动原理 | 第17-18页 |
| 2.4 光端机中的线路编码技术 | 第18-19页 |
| 2.5 数字复用技术 | 第19-21页 |
| 2.5.1 时分多路复用(TDM)技术 | 第20页 |
| 2.5.2 光波分复用(WDM)技术 | 第20-21页 |
| 2.6 光端机总体设计方案 | 第21-22页 |
| 2.7 本章小结 | 第22-23页 |
| 第三章 光端机硬件电路设计 | 第23-37页 |
| 3.1 本设计硬件电路功能概述 | 第23-24页 |
| 3.2 本安电源模块设计 | 第24-25页 |
| 3.3 防雷电路设计 | 第25-26页 |
| 3.4 发射机视频模块 | 第26-28页 |
| 3.4.1 视频信号缓冲放大电路 | 第26-27页 |
| 3.4.2 视频 A/D 转换电路 | 第27-28页 |
| 3.5 接收机视频模块 | 第28-30页 |
| 3.5.1 视频 D/A 转换电路 | 第29页 |
| 3.5.2 视频输出放大电路 | 第29-30页 |
| 3.6 光发射机和光接收机 CPLD 主控电路 | 第30-32页 |
| 3.7 光端机发送端高速并串转换电路 | 第32-33页 |
| 3.8 光端机接收端高速串并转换电路 | 第33-34页 |
| 3.9 光端机发送端和接收端的光电收发模块设计 | 第34-36页 |
| 3.10 时钟电路 | 第36页 |
| 3.11 本章小结 | 第36-37页 |
| 第四章 数字光端机软件设计与实现 | 第37-52页 |
| 4.1 光端机发送端 4 路视频 A/D 采样 | 第37-41页 |
| 4.1.1 单路视频 A/D 采样模块 | 第38-39页 |
| 4.1.2 4路视频数字信号采样时钟的产生 | 第39-40页 |
| 4.1.3 4路视频数字信号采集模块 | 第40-41页 |
| 4.2 光端机发送端 4 路视频信号的复接 | 第41-43页 |
| 4.3 光端机发送端 m序列扰码器 | 第43-46页 |
| 4.3.1 1 位 m序列扰码器 | 第43-45页 |
| 4.3.2 m序列扰码器组 | 第45-46页 |
| 4.4 光端机接收端 m序列解码器 | 第46-48页 |
| 4.4.1 1 位 m序列解码器 | 第46-47页 |
| 4.4.2 m序列解码器组 | 第47-48页 |
| 4.5 光端机接收端 4 路视频信号的分接 | 第48-49页 |
| 4.6 光端机接收端视频信号 D/A 转换 | 第49-51页 |
| 4.7 本章小结 | 第51-52页 |
| 第五章 光端机样机软硬件调测 | 第52-58页 |
| 5.1 基本功能测量 | 第52页 |
| 5.2 联机测试 | 第52-55页 |
| 5.3 测试结果分析 | 第55-57页 |
| 5.4 本章小结 | 第57-58页 |
| 第六章 总结与展望 | 第58-59页 |
| 6.1 本文总结 | 第58页 |
| 6.2 展望 | 第58-59页 |
| 参考文献 | 第59-60页 |
| 附录1 攻读硕士学位期间发表的论文 | 第60-61页 |
| 致谢 | 第61页 |