宽带低杂散的数字射频存储与处理系统研究
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
注释表 | 第11-12页 |
第一章 绪论 | 第12-17页 |
1.1 课题研究背景及意义 | 第12-13页 |
1.2 国内外研究现状分析 | 第13-15页 |
1.3 本文的研究目标与内容 | 第15页 |
1.4 本文的结构安排 | 第15-17页 |
第二章 DRFM系统的理论和低杂散技术研究 | 第17-36页 |
2.1 DRFM系统的基本原理 | 第17-18页 |
2.2 DRFM系统的主要参数指标 | 第18-19页 |
2.3 宽带DRFM系统杂散性能分析 | 第19-33页 |
2.3.1 接收通道ADC杂散分析 | 第19-31页 |
2.3.2 重构通道DAC杂散分析 | 第31-33页 |
2.4 改善系统杂散性能的方法 | 第33-35页 |
2.5 本章小结 | 第35-36页 |
第三章 宽带DRFM系统的设计与实现 | 第36-58页 |
3.1 DRFM系统的需求分析与性能指标 | 第36-37页 |
3.1.1 DRFM系统的功能需求 | 第36页 |
3.1.2 DRFM系统的性能指标 | 第36-37页 |
3.2 宽带接收和重构模块设计 | 第37-54页 |
3.2.1 宽带接收模块设计 | 第37-42页 |
3.2.2 宽带重构模块设计 | 第42-47页 |
3.2.3 FPGA数据处理模块关键技术设计 | 第47-54页 |
3.3 高速互连模块设计 | 第54页 |
3.4 高速电路的PCB设计与分析 | 第54-57页 |
3.4.1 PCB叠层设计 | 第55-56页 |
3.4.2 PCB阻抗设计 | 第56-57页 |
3.5 本章小结 | 第57-58页 |
第四章 低杂散可变时钟源系统的设计与实现 | 第58-69页 |
4.1 时钟源系统的需求分析与性能指标 | 第58页 |
4.2 时钟源系统的方案设计 | 第58-65页 |
4.2.1 时钟产生单元的设计 | 第59-63页 |
4.2.2 时钟调理单元的设计 | 第63-65页 |
4.3 高速电路的PCB设计 | 第65-66页 |
4.3.1 时钟产生单元的PCB设计 | 第65-66页 |
4.3.2 时钟调理单元的PCB设计 | 第66页 |
4.4 时钟源系统的实验验证与分析 | 第66-68页 |
4.5 本章小结 | 第68-69页 |
第五章 DRFM系统的实验验证与分析 | 第69-77页 |
5.1 系统实物及实验环境 | 第69-70页 |
5.2 宽带接收模块的实验验证与分析 | 第70-72页 |
5.3 宽带重构模块的实验验证与分析 | 第72-74页 |
5.4 宽带系统的整体实验验证与分析 | 第74-76页 |
5.5 本章小结 | 第76-77页 |
第六章 总结与展望 | 第77-79页 |
6.1 本文主要工作及其意义 | 第77页 |
6.2 不足及后续展望 | 第77-79页 |
参考文献 | 第79-84页 |
致谢 | 第84-85页 |
在学期间的研究成果及发表的学术论文 | 第85页 |