摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第8-12页 |
1.1 课题的研究背景及意义 | 第8页 |
1.2 相关技术发展及现状 | 第8-10页 |
1.2.1 语音数据采集系统发展及现状 | 第8-9页 |
1.2.2 小波去噪理论发展及现状 | 第9-10页 |
1.3 论文的主要内容及结构安排 | 第10-12页 |
1.3.1 主要内容 | 第10页 |
1.3.2 结构安排 | 第10-12页 |
第2章 系统涉及的相关技术和理论基础 | 第12-26页 |
2.1 FPGA技术 | 第12-15页 |
2.1.1 FPGA结构及原理 | 第12-14页 |
2.1.2 FPGA设计流程 | 第14-15页 |
2.2 USB接口技术 | 第15-17页 |
2.2.1 USB设备的配置 | 第15-17页 |
2.2.2 USB数据传输 | 第17页 |
2.3 小波变换原理 | 第17-25页 |
2.3.1 连续小波变换 | 第18-19页 |
2.3.2 离散小波变换 | 第19-20页 |
2.3.3 多分辨率分析 | 第20-21页 |
2.3.4 Mallat分解及重构快速算法 | 第21-23页 |
2.3.5 小波提升算法 | 第23-25页 |
2.4 本章小结 | 第25-26页 |
第3章 小波去噪的原理及Matlab仿真 | 第26-36页 |
3.1 选取小波基 | 第26-28页 |
3.2 确定小波分解层数 | 第28页 |
3.3 选取阈值和阈值函数 | 第28-30页 |
3.4 Matlab平台仿真验证 | 第30-35页 |
3.4.1 实验数据及评价标准 | 第30-31页 |
3.4.2 语音去噪分析 | 第31-35页 |
3.5 本章小结 | 第35-36页 |
第4章 语音采集及去噪系统硬件开发平台 | 第36-40页 |
4.1 系统硬件结构 | 第36页 |
4.2 系统主要硬件介绍 | 第36-39页 |
4.2.1 Altera DE2开发板 | 第36-37页 |
4.2.2 EP2C35F FPGA | 第37-38页 |
4.2.3 WM8731 音频编解码芯片 | 第38页 |
4.2.4 CY7C68013 USB控制器 | 第38-39页 |
4.3 本章小结 | 第39-40页 |
第5章 语音采集及去噪系统的设计 | 第40-65页 |
5.1 语音采集及去噪系统的总体设计方案 | 第40页 |
5.2 音频编解码芯片控制模块设计 | 第40-45页 |
5.2.1 音频编解码芯片工作原理 | 第40-41页 |
5.2.2 寄存器配置模块 | 第41-43页 |
5.2.3 I~2C控制模块 | 第43-44页 |
5.2.4 串并转换控制模块 | 第44-45页 |
5.3 FIFO缓存模块的设计 | 第45-46页 |
5.4 基于DSP Builder的小波提升去噪模块设计 | 第46-53页 |
5.4.1 懒小波变换模块 | 第47页 |
5.4.2 提升小波分解模块 | 第47-48页 |
5.4.3 阈值处理模块 | 第48-51页 |
5.4.4 提升小波重构模块 | 第51-52页 |
5.4.5 奇偶序列合并模块 | 第52页 |
5.4.6 去噪性能测试 | 第52-53页 |
5.5 USB接口控制模块的设计 | 第53-57页 |
5.5.1 USB接口芯片工作原理 | 第53-54页 |
5.5.2 从模式(Slave)FIFO传输设计 | 第54-55页 |
5.5.3 从模式(Slave)FIFO同步写数据传输 | 第55-57页 |
5.6 USB固件设计 | 第57-61页 |
5.6.1 固件程序框架结构 | 第58-59页 |
5.6.2 固件寄存器配置 | 第59-61页 |
5.7 上位机软件设计 | 第61-64页 |
5.7.1 上位机软件工作原理 | 第61-63页 |
5.7.2 上位机软件设计效果 | 第63-64页 |
5.8 本章小结 | 第64-65页 |
第6章 语音采集及去噪系统的测试 | 第65-71页 |
6.1 数据传输测试 | 第65-66页 |
6.2 去噪性能仿真测试 | 第66-68页 |
6.3 系统整体测试 | 第68-70页 |
6.4 本章小结 | 第70-71页 |
第7章 总结与展望 | 第71-72页 |
7.1 总结 | 第71页 |
7.2 展望 | 第71-72页 |
参考文献 | 第72-74页 |
攻读硕士学位期间的研究成果 | 第74-75页 |
致谢 | 第75-76页 |