摘要 | 第1-6页 |
Abstract | 第6-13页 |
第1章 绪论 | 第13-18页 |
·本论文研究的背景和意义 | 第13-14页 |
·超宽带雷达信号截获方法概述 | 第14-15页 |
·高速数据传输技术和存储技术发展现状 | 第15-16页 |
·论文主要工作及章节安排 | 第16-18页 |
第2章 超宽带雷达信号截获系统原理和设计 | 第18-32页 |
·超宽带雷达信号分析 | 第18-21页 |
·超宽带信号的概念 | 第18-19页 |
·超宽带信号的类型 | 第19-21页 |
·冲激信号 | 第19-20页 |
·调频信号 | 第20-21页 |
·典型超宽带雷达信号截获系统 | 第21-23页 |
·某超宽带雷达信号截获系统总体设计 | 第23-30页 |
·超宽带雷达信号截获系统功能及性能指标 | 第23页 |
·系统功能要求 | 第23页 |
·系统性能要求 | 第23页 |
·超宽带雷达信号截获系统组成 | 第23-30页 |
·复信号数字信道化结构 | 第24-30页 |
·超宽带雷达截获信号检测 | 第30页 |
·超宽带雷达截获数据存储 | 第30页 |
·本章小结 | 第30-32页 |
第3章 超宽带雷达截获中的信号检测设计 | 第32-41页 |
·引言 | 第32页 |
·数字信道化接收机的噪声估计方法 | 第32-38页 |
·动态噪声估计的必要性和难点 | 第32-33页 |
·基于寂静信道的噪声方差估计 | 第33-35页 |
·基于排序统计量的噪声方差估计 | 第35-38页 |
·暂态响应处理技术 | 第38页 |
·跨信道信号处理技术 | 第38-40页 |
·本章小结 | 第40-41页 |
第4章 超宽带雷达截获中的数据存储设计 | 第41-51页 |
·引言 | 第41页 |
·数据存储关键技术 | 第41-46页 |
·ADC采集技术 | 第41-42页 |
·DDR SDRAM技术 | 第42-43页 |
·Aurora协议 | 第43-44页 |
·PCI Express协议 | 第44-45页 |
·磁盘阵列技术 | 第45-46页 |
·数据存储方案选择 | 第46-48页 |
·全采集存储 | 第47页 |
·窗采集存储 | 第47页 |
·方案结论 | 第47-48页 |
·窗采集存储方案中的数据缓存设计 | 第48-49页 |
·连续缓存 | 第48页 |
·触发缓存 | 第48页 |
·脉冲缓存 | 第48-49页 |
·窗采集存储方案中的数据检索设计 | 第49页 |
·时间标信息查询 | 第49页 |
·脉冲号信息查询 | 第49页 |
·本章小结 | 第49-51页 |
第5章 超宽带雷达截获中信号检测与数据存储的实现和测试 | 第51-75页 |
·系统处理和存储部分的硬件组成 | 第51-52页 |
·系统处理和存储部分的软件组成和工作原理 | 第52-54页 |
·信号检测支路设计实现 | 第54-58页 |
·门限生成模块 | 第54-56页 |
·噪声门限生成模块 | 第54-55页 |
·暂态响应门限模块 | 第55-56页 |
·大信号检测门限模块 | 第56页 |
·过门限检测模块 | 第56-57页 |
·跨信道合并模块 | 第57-58页 |
·数据存储支路设计实现 | 第58-67页 |
·预触发缓存模块 | 第58-59页 |
·缓存模式模块 | 第59-61页 |
·连续缓存 | 第59页 |
·触发缓存 | 第59-60页 |
·脉冲缓存 | 第60-61页 |
·数据打包与索引文件模块 | 第61-62页 |
·DDR缓存模块 | 第62-65页 |
·光纤传输模块 | 第65-67页 |
·系统功能和性能指标测试 | 第67-74页 |
·测试平台 | 第67-68页 |
·测试内容 | 第68页 |
·信号检测测试 | 第68-71页 |
·脉冲描述字测量功能测试 | 第68-70页 |
·系统最小检测信噪比测试 | 第70-71页 |
·数据存储测试 | 第71-74页 |
·数据传输测试 | 第71-72页 |
·数据检索测试 | 第72-74页 |
·本章小结 | 第74-75页 |
结论 | 第75-76页 |
参考文献 | 第76-78页 |
附录 | 第78-79页 |
攻读学位期间发表论文与研究成果清单 | 第79-80页 |
致谢 | 第80页 |