10-bit高精度低功耗SAR ADC设计研究
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-9页 |
| 序 | 第9-12页 |
| 1 引言 | 第12-19页 |
| ·研究背景和意义 | 第12页 |
| ·国内外研究现状 | 第12-17页 |
| ·论文的任务和结构 | 第17-19页 |
| 2 SAR-ADC概述 | 第19-27页 |
| ·SAR-ADC工作原理 | 第19-20页 |
| ·SAR-ADC性能参数 | 第20-27页 |
| ·ADC静态性能 | 第20-24页 |
| ·ADC动态性能 | 第24-27页 |
| 3 SAR ADC模型分析 | 第27-30页 |
| ·ADC系统功能 | 第27页 |
| ·ADC设计指标 | 第27-28页 |
| ·ADC模块划分 | 第28-30页 |
| 4 SAR ADC电路级设计 | 第30-56页 |
| ·开关电容DAC | 第30-43页 |
| ·开关电容DAC结构原理 | 第30-32页 |
| ·开关电容DAC结构优化 | 第32-33页 |
| ·采样开关结构优化 | 第33-36页 |
| ·参数设置 | 第36-39页 |
| ·开关电容DAC模块电路图及仿真结果 | 第39-43页 |
| ·基准源 | 第43-45页 |
| ·比较器 | 第45-52页 |
| ·预放大器 | 第46-47页 |
| ·锁存放大器 | 第47-48页 |
| ·输出缓冲级 | 第48-50页 |
| ·偏置电路 | 第50-51页 |
| ·比较器整体电路及仿真结果 | 第51-52页 |
| ·寄存器 | 第52-54页 |
| ·整体前仿真 | 第54-56页 |
| 5 SARADC版图级设计 | 第56-68页 |
| ·版图设计 | 第56-61页 |
| ·开关电容DAC模块版图优化 | 第56-59页 |
| ·噪声干扰隔离 | 第59-61页 |
| ·整体版图 | 第61页 |
| ·版图验证 | 第61-63页 |
| ·版图后仿真 | 第63-68页 |
| ·SAR-ADC功能后仿真 | 第64-65页 |
| ·SAR ADC性能后仿真 | 第65-68页 |
| 6 结论 | 第68-70页 |
| 参考文献 | 第70-72页 |
| 作者简历 | 第72-74页 |
| 学位论文数据集 | 第74页 |