一款应用于小功率场合的APFC芯片的设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·功率因数校正的技术背景和意义 | 第7-8页 |
| ·提出功率因数校正的原因 | 第8-9页 |
| ·论文研究方向 | 第9-10页 |
| ·论文的主要工作 | 第10-11页 |
| 第二章 功率因数校正(PFC)的概述 | 第11-29页 |
| ·功率因数的定义 | 第11-14页 |
| ·谐波污染的危害及 PFC 技术的意义 | 第14-15页 |
| ·功率因数校正的方法 | 第15-19页 |
| ·功率因数校正的原理 | 第15页 |
| ·功率因数校正技术的分类 | 第15-19页 |
| ·APFC 电路的控制原理 | 第19-23页 |
| ·Boost 型临界导通模式功率因数校正 | 第23-29页 |
| ·Boost 型拓扑结构的工作状态分析 | 第23-26页 |
| ·临界导通模式的稳态分析 | 第26-29页 |
| 第三章 芯片 XD513 系统结构设计 | 第29-37页 |
| ·电路功能与结构的设计 | 第29-30页 |
| ·芯片介绍 | 第29-30页 |
| ·系统总体设计要求 | 第30-32页 |
| ·外部拓扑结构选取 | 第30-31页 |
| ·工艺的选择 | 第31页 |
| ·工作模式的选择 | 第31-32页 |
| ·控制方法的选择 | 第32页 |
| ·系统框图及工作原理 | 第32-37页 |
| 第四章 芯片重要子模块设计与仿真 | 第37-59页 |
| ·欠压锁存电路设计 | 第37-41页 |
| ·带隙基准电路的设计 | 第41-47页 |
| ·过压保护模块 | 第47-49页 |
| ·零电流检测模块 | 第49-52页 |
| ·误差放大器模块 | 第52-54页 |
| ·Offtimer 模块设计 | 第54-56页 |
| ·逻辑及驱动模块的设计 | 第56-59页 |
| ·逻辑模块的设计 | 第56-57页 |
| ·驱动模块的设计 | 第57-59页 |
| 第五章 外围电路设计及整体电路的仿真 | 第59-65页 |
| ·典型应用 | 第59-61页 |
| ·芯片性能设计仿真 | 第61-65页 |
| 结束语 | 第65-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 在读期间研究成果 | 第73-74页 |