| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·嵌入式技术概述 | 第8-10页 |
| ·嵌入式系统简介 | 第8页 |
| ·嵌入式系统的分类 | 第8-9页 |
| ·嵌入式系统的发展趋势 | 第9-10页 |
| ·逻辑分析仪简介 | 第10-12页 |
| ·逻辑分析仪的原理 | 第10-11页 |
| ·逻辑分析仪的特点 | 第11-12页 |
| ·逻辑分析仪的发展 | 第12页 |
| ·本论文研究的内容 | 第12-13页 |
| 第二章 QUARTUSⅡ和NIOSⅡ的开发过程 | 第13-26页 |
| ·SOPC BUILDER 开发工具 | 第13-16页 |
| ·SOPC Builder 简介 | 第13页 |
| ·SOPC Builder 的功能特点及设计流程 | 第13-16页 |
| ·NIOSⅡ嵌入式处理器简介 | 第16-21页 |
| ·新一代NiosⅡ嵌入式处理器 | 第16-19页 |
| ·NiosⅡ嵌入式处理器软、硬件开发流程简介 | 第19-21页 |
| ·NIOSⅡ系统总线特性 | 第21-26页 |
| ·Avalon 总线简介 | 第21-23页 |
| ·Avalon 总线时序分析 | 第23-26页 |
| 第三章 基于NIOSⅡ的嵌入式逻辑分析仪系统总体设计 | 第26-38页 |
| ·嵌入式逻辑分析仪工作原理与系统结构 | 第26-31页 |
| ·系统总体介绍 | 第26-27页 |
| ·硬件模块的设计 | 第27-31页 |
| ·器件编程与配置 | 第31-33页 |
| ·功能模块控制 | 第33-38页 |
| 第四章 基于NIOSⅡ的嵌入式逻辑分析仪系统软件开发 | 第38-75页 |
| ·NIOSⅡ集成开发环境简介 | 第38-41页 |
| ·工程管理器 | 第38-39页 |
| ·编辑器和编译器 | 第39-40页 |
| ·调试器 | 第40-41页 |
| ·闪存编程器 | 第41页 |
| ·PIO 端口简介及编程 | 第41-45页 |
| ·基于NIOSⅡ处理器的SOPC 开发硬件部分设计 | 第45-56页 |
| ·创建一个QuartusⅡ工程 | 第45-48页 |
| ·创建NiosⅡ系统模块 | 第48-56页 |
| ·配置和下载 | 第56页 |
| ·基于NIOSⅡ处理器的SOPC 开发软件部分设计 | 第56-75页 |
| ·系统软件设计流程 | 第56-66页 |
| ·NiosⅡ软核与外部LCD 的通讯 | 第66-73页 |
| ·NiosⅡ软核与外部键盘的通讯 | 第73-75页 |
| 第五章 结束与展望 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 研究成果 | 第79-80页 |
| 附录A PCB 电路图 | 第80-81页 |
| 附录B 系统实物图 | 第81页 |