宽带功率放大器数字预失真算法设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-13页 |
·课题的研究背景与意义 | 第8-9页 |
·国内外研究现状与发展前景 | 第9-11页 |
·本文的主要工作 | 第11-13页 |
第二章 功率放大器特性及数字预失真算法分析 | 第13-23页 |
·功率放大器的非线性失真 | 第13-14页 |
·谐波失真 | 第13页 |
·互调失真 | 第13-14页 |
·功率放大器非线性指标 | 第14页 |
·功率放大器模型 | 第14-19页 |
·无记忆模型 | 第14-16页 |
·有记忆模型 | 第16-19页 |
·数字预失真实现方法 | 第19-23页 |
·查找表法 | 第20-21页 |
·多项式法 | 第21页 |
·神经网络法 | 第21-23页 |
第三章 数字预失真算法设计与实现 | 第23-50页 |
·总体方案选择 | 第23-24页 |
·CORDIC 算法设计 | 第24-26页 |
·查找表设计 | 第26-29页 |
·自适应系数更新 | 第29-33页 |
·LMS 算法 | 第29-31页 |
·功放理想增益选择 | 第31-33页 |
·环路时延估计与补偿 | 第33-39页 |
·整数时延估计与补偿 | 第33-37页 |
·小数时延估计与补偿 | 第37-39页 |
·预失真系统仿真 | 第39-45页 |
·功放模型与输入信号 | 第39-41页 |
·仿真结果 | 第41-45页 |
·系统变频方案设计 | 第45-48页 |
·FPGA 实现结果 | 第48-50页 |
第四章 数字预失真硬件平台设计 | 第50-56页 |
·系统平台结构 | 第50-51页 |
·关键模块设计 | 第51-56页 |
·FPGA 选型 | 第51-52页 |
·ADC 模块 | 第52-53页 |
·DAC 模块 | 第53-54页 |
·时钟管理 | 第54-55页 |
·单片机 | 第55-56页 |
第五章 系统测试结果与分析 | 第56-66页 |
·测试环境搭建 | 第56-58页 |
·Doherty 功率放大器 | 第58-59页 |
·调试过程与实验结果 | 第59-66页 |
·确定固定环路时延与反馈信号增益 | 第59-63页 |
·DPD 功能调试 | 第63-66页 |
第六章 结论与展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间取得的成果 | 第71-72页 |