基于LINUX平台CPCI总线的雷达时序控制系统
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-10页 |
·雷达介绍 | 第8页 |
·雷达控制系统介绍 | 第8-9页 |
·课题背景 | 第9页 |
·论文的主要工作 | 第9-10页 |
第二章 CPCI总线 | 第10-20页 |
·PCI总线概述 | 第10页 |
·CPCI总线概述 | 第10-11页 |
·PCI总线系统结构 | 第11-12页 |
·PCI总线信号 | 第12-15页 |
·信号类型说明 | 第13页 |
·PCI总线信号定义 | 第13-15页 |
·PCI总线协议 | 第15-17页 |
·PCI总线的传输控制 | 第16页 |
·PCI的编址 | 第16-17页 |
·PCI总线周期 | 第17-18页 |
·配置空间 | 第18-20页 |
第三章 雷达时序控制系统设计 | 第20-25页 |
·雷达时序控制系统的设计要求 | 第20-23页 |
·雷达系统介绍 | 第20页 |
·雷达时序控制的功能要求 | 第20-21页 |
·系统的时序要求 | 第21-22页 |
·时序控制系统的结构要求 | 第22-23页 |
·时序控制系统的总体设计方案 | 第23-25页 |
·时序控制系统的总体设计 | 第23页 |
·时序控制板设计思路 | 第23-24页 |
·时序控制板原理框图 | 第24-25页 |
第四章 时序控制板硬件设计 | 第25-34页 |
·器件的选型 | 第25-26页 |
·PCI接口器件 | 第25页 |
·波形存储电路器件 | 第25-26页 |
·逻辑器件 | 第26页 |
·驱动器件 | 第26页 |
·PCI总线接口设计 | 第26-31页 |
·AMCC5933介绍 | 第26-27页 |
·AMCC5933的FIFO通道 | 第27-28页 |
·AMCC5933的信号描述 | 第28-30页 |
·AMCC5933接口电路 | 第30-31页 |
·波形存储电路的设计 | 第31-32页 |
·CY7C1021B介绍 | 第31页 |
·74ABT16374介绍 | 第31页 |
·波形存储电路 | 第31-32页 |
·可编程逻辑电路设计 | 第32-34页 |
·IspLsi1048E介绍 | 第32-33页 |
·IspLSI1048E编程接口设计 | 第33-34页 |
第五章 可编程逻辑的设计 | 第34-40页 |
·波形存储电路的初始化及读写控制 | 第34-36页 |
·PCI接口控制和信息的双向传输设计 | 第36-37页 |
·方位信息的变换逻辑 | 第37-40页 |
·增量方位信息 | 第37-38页 |
·方位转换逻辑 | 第38-40页 |
第六章 控制板的PCB设计 | 第40-42页 |
·CPCI连接器引脚分配 | 第40页 |
·CPCI板卡对电源要求 | 第40-41页 |
·CPCI板卡的物理要求 | 第41页 |
·控制卡的PCB设计 | 第41-42页 |
第七章 控制板驱动程序设计 | 第42-47页 |
·Linux驱动程序描述 | 第42-46页 |
·设备文件 | 第42页 |
·Linux驱动程序接口 | 第42-43页 |
·Linux驱动关键数据结构 | 第43页 |
·Linux驱动程序结构 | 第43-44页 |
·Linux驱动程序模块 | 第44-46页 |
·控制卡的LINUX驱动程序设计 | 第46-47页 |
·SRAM的数据初始化 | 第46页 |
·中断处理 | 第46页 |
·驱动程序和上层应用程序的数据交换 | 第46-47页 |
第八章 系统测试和结果分析 | 第47-52页 |
·系统测试方案 | 第47页 |
·硬件配置测试 | 第47-49页 |
·驱动程序和时序信号输出测试 | 第49-50页 |
·测试程序设计 | 第49页 |
·输出结果 | 第49-50页 |
·方位转换逻辑测试 | 第50-52页 |
结论 | 第52-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-56页 |
研究成果 | 第56-57页 |
附录A | 第57-59页 |
附录B | 第59-63页 |
附录C | 第63-64页 |