APON系统ONT物理层软硬件设计与关键技术的研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 1 序论 | 第7-14页 |
| ·现代通信网及接入网的发展 | 第7-8页 |
| ·接入技术的分类以及发展趋势 | 第8-10页 |
| ·APON系统的发展以及研究现状 | 第10-11页 |
| ·论文的主要工作以及创新点 | 第11-14页 |
| ·本文的主要工作 | 第11-12页 |
| ·本论文的主要创新点 | 第12-14页 |
| 2 APON系统分析 | 第14-34页 |
| ·B-ISDN/ATM基础 | 第14-15页 |
| ·无源光接入网的网络结构 | 第15-16页 |
| ·APON系统的网络结构 | 第16-20页 |
| ·APON系统的参考配置 | 第16-19页 |
| ·APON系统的分层结构 | 第19-20页 |
| ·APON系统的性能要求 | 第20页 |
| ·ONT传输汇聚层功能分析 | 第20-33页 |
| ·APON系统数据结构 | 第20-24页 |
| ·ONT传输汇聚层功能原理 | 第24-30页 |
| ·测距技术 | 第30-33页 |
| ·本章小节 | 第33-34页 |
| 3 ONT设计方案及TC层关键技术分析 | 第34-62页 |
| ·ONT设计方案 | 第34-35页 |
| ·ONT传输汇聚层的关键技术 | 第35-36页 |
| ·比特同步技术 | 第36-42页 |
| ·锁相环原理 | 第36-37页 |
| ·NRZ码与RZ码频谱分析 | 第37-41页 |
| ·位同步原理 | 第41-42页 |
| ·信元定界技术 | 第42-50页 |
| ·循环冗余校验 | 第43-45页 |
| ·信元定界的并行算法 | 第45-48页 |
| ·数据校验的并行算法 | 第48-50页 |
| ·扰码技术 | 第50-61页 |
| ·串行扰码技术与并行扰码技术 | 第50-51页 |
| ·扰码序列的产生 | 第51页 |
| ·帧同步扰码(FSS)技术 | 第51-54页 |
| ·分布式采样扰码技术(DSS) | 第54-61页 |
| ·本章小节 | 第61-62页 |
| 4 TC层核心芯片的软件设计实现方案 | 第62-95页 |
| ·VHDL语言以及FPGA技术 | 第63-65页 |
| ·VHDL语言概述 | 第63-64页 |
| ·FPGA技术 | 第64-65页 |
| ·TC层各模块设计 | 第65-94页 |
| ·信元定界模块 | 第67-74页 |
| ·DSS解扰模块 | 第74-77页 |
| ·帧同步模块 | 第77-79页 |
| ·数据分离模块以及数据的分离 | 第79-81页 |
| ·授权处理模块 | 第81-83页 |
| ·测距模块与消息处理 | 第83-87页 |
| ·乌托邦(UTOPIA)接口模块 | 第87-91页 |
| ·上行发送模块 | 第91-94页 |
| ·本章小节 | 第94-95页 |
| 5 物理层硬件电路设计 | 第95-117页 |
| ·物理层电路原理设计 | 第95-110页 |
| ·物理层功能分析与电路整体方案设计 | 第95页 |
| ·物理层电路原理图设计 | 第95-110页 |
| ·物理层电路PCB板的设计 | 第110-116页 |
| ·高速电路设计中应重视问题的分析 | 第110-114页 |
| ·物理层电路PCB板设计结果 | 第114-116页 |
| ·本章小节 | 第116-117页 |
| 6 系统调试 | 第117-127页 |
| ·硬件调试 | 第117-119页 |
| ·软件调试 | 第119-125页 |
| ·测试数据源的编制 | 第119-121页 |
| ·软件调试 | 第121-125页 |
| ·本章小节 | 第125-127页 |
| 结论 | 第127-130页 |
| 攻读博士学位期间所发表的论文 | 第130-131页 |
| 攻读博士学位期间所参与的科研项目和获奖情况 | 第131-132页 |
| 致谢 | 第132-133页 |
| 参考文献 | 第133-137页 |