10位80MHz流水线结构模数转换器关键单元设计
第一章 引言 | 第1-13页 |
·ADC的研究动态及其发展趋势 | 第8-10页 |
·论文背景及意义 | 第10-11页 |
·本文的主要工作 | 第11-13页 |
第二章 流水线ADC的原理及其设计方案 | 第13-25页 |
·模数转换器的性能参数 | 第13-15页 |
·量化方式 | 第13页 |
·分辨率 | 第13-14页 |
·误差 | 第14-15页 |
·信噪比 | 第15页 |
·无杂散动态范围 | 第15页 |
·流水线结构ADC的工作原理 | 第15-17页 |
·3.5位/级流水线结构 | 第17-18页 |
·非理想因素及其影响 | 第18-20页 |
·数字自校正技术 | 第20-23页 |
·芯片的整体结构 | 第23-25页 |
第三章 关键单元的设计和优化 | 第25-36页 |
·概述 | 第25页 |
·采样保持放大器的设计 | 第25-30页 |
·运算放大器的设计和考虑 | 第25-28页 |
·共模反馈电路 | 第28-29页 |
·运算放大器的偏置 | 第29-30页 |
·采样保持电路 | 第30-36页 |
·CMOS开关 | 第30-33页 |
·采样保持电路 | 第33-36页 |
第四章 A/D转换器的模拟仿真 | 第36-40页 |
第五章 版图设计 | 第40-48页 |
·采样保持放大器 | 第42-45页 |
·采样保持电路 | 第45页 |
·数字校正电路 | 第45-46页 |
·时间对齐电路 | 第46页 |
·整个模数转换器的版图 | 第46-48页 |
第六章 结论 | 第48-49页 |
参考文献 | 第49-51页 |
致谢 | 第51页 |