致谢 | 第1-5页 |
摘要 | 第5-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-16页 |
·FPGA现状和发展趋势 | 第11-12页 |
·FPGA低功耗的研究意义 | 第12-14页 |
·研究内容 | 第14-15页 |
·本章小结 | 第15-16页 |
第2章 FPGA概述与功耗分析 | 第16-34页 |
·典型FPGA的基本结构和工作原理 | 第16-25页 |
·可重构FPGA概述 | 第25-28页 |
·FPGA的功耗分析 | 第28-33页 |
·功耗来源 | 第28-30页 |
·功耗估计 | 第30-32页 |
·低功耗技术 | 第32-33页 |
·本章小结 | 第33-34页 |
第3章 连接复杂度对异构FPGA功耗的影响 | 第34-49页 |
·研究背景 | 第34-35页 |
·异构FPGA的简介 | 第35-36页 |
·异构FPGA功耗分析 | 第36-37页 |
·实验方法及结果分析 | 第37-48页 |
·基本实验平台 | 第37-41页 |
·实验平台改进 | 第41-42页 |
·实验方法与结果分析 | 第42-48页 |
·本章小结 | 第48-49页 |
第4章 基于DFG的双电压可重构FPGA任务模型及调度算法 | 第49-64页 |
·研究背景 | 第49-50页 |
·双电压动态可重构FPGA结构简介 | 第50-52页 |
·基于DFG的双电压可重构FPGA任务模型 | 第52-53页 |
·基于DFG的双电压可重构FPGA任务调度算法 | 第53-59页 |
·实验方法和结果分析 | 第59-62页 |
·本章小结 | 第62-64页 |
第5章 并行可重构FPGA系统并行数据任务模型及调度算法 | 第64-77页 |
·研究背景 | 第64-65页 |
·并行FPGA系统架构 | 第65-67页 |
·并行非可重构FPGA系统架构 | 第65页 |
·并行可重构FPGA系统架构 | 第65-67页 |
·并行数据任务模型 | 第67-69页 |
·并行数据任务调度算法 | 第69-74页 |
·实验方法和结果分析 | 第74-76页 |
·本章小结 | 第76-77页 |
第6章 结论 | 第77-79页 |
参考文献 | 第79-86页 |
附录 | 第86-88页 |
作者简历及在学习期间取得的科研成果 | 第88页 |