基于AMR标准的语音编码VLSI设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-14页 |
| ·课题背景和意义 | 第8-9页 |
| ·课题背景 | 第8-9页 |
| ·研究目的和意义 | 第9页 |
| ·AMR 编码器工作原理 | 第9-11页 |
| ·国内外研究现状及分析 | 第11-13页 |
| ·本文主要研究内容 | 第13-14页 |
| 第2章 AMR 编码器的体系结构设计 | 第14-23页 |
| ·行为级模拟和分析 | 第14-17页 |
| ·性能估计 | 第17-19页 |
| ·系统基本框架建立 | 第19页 |
| ·编码器功能映射和调度 | 第19-22页 |
| ·完整体系结构建立 | 第22页 |
| ·本章小结 | 第22-23页 |
| 第3章 AMR 编码器的硬件建模 | 第23-48页 |
| ·DSP 软核的分析及优化 | 第23-25页 |
| ·AMR 算法的汇编实现和优化 | 第25-29页 |
| ·AMR 算法的汇编实现 | 第25-27页 |
| ·AMR 算法汇编代码的优化 | 第27-28页 |
| ·AMR 算法汇编代码仿真结果分析 | 第28-29页 |
| ·ASIC 加速器的设计 | 第29-47页 |
| ·设计策略 | 第29-31页 |
| ·线性预测模块加速器设计 | 第31-35页 |
| ·开环搜索模块加速器设计 | 第35-38页 |
| ·闭环搜索模块加速器设计 | 第38-42页 |
| ·码本搜索模块加速器设计 | 第42-47页 |
| ·本章小结 | 第47-48页 |
| 第4章 实验结果及分析 | 第48-55页 |
| ·实验环境 | 第48页 |
| ·功能仿真及分析 | 第48-51页 |
| ·FPGA 验证 | 第51-52页 |
| ·综合与形式验证 | 第52-54页 |
| ·功耗分析 | 第54页 |
| ·本章小结 | 第54-55页 |
| 结论 | 第55-56页 |
| 参考文献 | 第56-60页 |
| 攻读硕士学位期间所发表的学术论文 | 第60-62页 |
| 致谢 | 第62页 |