基于FPGA的图像预处理系统研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-14页 |
| ·选题背景 | 第10页 |
| ·同类研究工作现状 | 第10-11页 |
| ·研究意义 | 第11-12页 |
| ·课题来源及研究内容 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 第二章 FPGA 图像预处理系统 | 第14-19页 |
| ·图像预处理系统 | 第14-16页 |
| ·系统方案选择 | 第14页 |
| ·系统方案介绍 | 第14-16页 |
| ·FPGA 与VERILOG 语言介绍 | 第16-17页 |
| ·Cyclone 系列FPGA 内部结构与原理 | 第16-17页 |
| ·逻辑单元 | 第16页 |
| ·逻辑阵列块 | 第16页 |
| ·嵌入式存储器 | 第16-17页 |
| ·全局时钟网络与锁相环 | 第17页 |
| ·硬件描述语言Verilog HDL | 第17页 |
| ·本章小结 | 第17-19页 |
| 第三章 硬件电路设计 | 第19-29页 |
| ·FPGA 的电源部分设计 | 第19-20页 |
| ·FPGA 去耦设计 | 第20页 |
| ·FPGA 外部时钟电路 | 第20-21页 |
| ·PLL 电源设计 | 第21-22页 |
| ·FPGA 编程与配置 | 第22-24页 |
| ·摄像头硬件设计 | 第24-25页 |
| ·SDRAM 电路设计 | 第25-26页 |
| ·SRAM 电路设计 | 第26页 |
| ·ADV7123 | 第26-27页 |
| ·VGA 显示接口 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第四章 FPGA 逻辑设计 | 第29-49页 |
| ·摄像头数据接收模块设计 | 第29-33页 |
| ·I~2C 总线简介 | 第30-31页 |
| ·I~2C 总线控制模块设计 | 第31-32页 |
| ·I~2C 总线传输时序仿真 | 第32-33页 |
| ·图像数据接收模块 | 第33-35页 |
| ·摄像头输出特性 | 第33-34页 |
| ·采集模块CCD_caiji 介绍 | 第34-35页 |
| ·图像格式转换模块 | 第35-38页 |
| ·摄像头输出格式介绍 | 第35页 |
| ·格式转换模块的设计 | 第35-38页 |
| ·SDRAM 的操作 | 第38-44页 |
| ·SDRAM 读写主控制器 | 第38-41页 |
| ·SDRAM 读写接口模块 | 第41-42页 |
| ·SDRAM 设置寄存器操作 | 第42-43页 |
| ·SDRAM 读写命令模块 | 第43-44页 |
| ·SRAM 的操作 | 第44-45页 |
| ·SRAM 的读操作 | 第44页 |
| ·SRAM 的写操作 | 第44-45页 |
| ·SRAM_MAIN 模块 | 第45页 |
| ·VGA 显示模块 | 第45-48页 |
| ·VGA 显示特性 | 第45-46页 |
| ·ADV7123 特性简介 | 第46-47页 |
| ·显示控制模块VGA_Controller | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第五章 图像预处理 | 第49-58页 |
| ·图像处理及方法介绍 | 第49-51页 |
| ·图像处理分类 | 第49页 |
| ·方形窗 | 第49-51页 |
| ·灰度变换 | 第51页 |
| ·中值滤波 | 第51-55页 |
| ·中值滤波原理 | 第52页 |
| ·中值滤波算法 | 第52-53页 |
| ·中值滤波算法仿真 | 第53-55页 |
| ·边缘检测 | 第55-57页 |
| ·图像边缘介绍 | 第55页 |
| ·边缘检测算子介绍 | 第55页 |
| ·基于Sobel 算子的边缘检测方法 | 第55-56页 |
| ·Sobel 算子的边缘检测仿真 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第六章 系统实现 | 第58-63页 |
| ·硬件系统实现 | 第58-60页 |
| ·图像预处理实例 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第七章 总结与展望 | 第63-65页 |
| ·工作总结及系统实现 | 第63页 |
| ·未来展望 | 第63-65页 |
| 参考文献 | 第65-68页 |
| 致谢 | 第68-69页 |
| 附录 | 第69页 |