| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题的背景及研究意义 | 第10-11页 |
| ·国内外进展状况 | 第11-13页 |
| ·国外的发展状况 | 第12页 |
| ·国内的发展状况 | 第12-13页 |
| ·主要基本研究内容 | 第13-14页 |
| 第二章 锁相放大器的基本原理 | 第14-24页 |
| ·锁相放大器的基本思想 | 第14页 |
| ·信号的相关函数 | 第14-16页 |
| ·自相关函数 | 第15页 |
| ·互相关函数 | 第15-16页 |
| ·信号的相关检测技术 | 第16-19页 |
| ·自相关检测技术 | 第16-17页 |
| ·互相关检测技术 | 第17-19页 |
| ·信号的相关解调 | 第19-22页 |
| ·模拟信号的解调 | 第19-20页 |
| ·数字相关解调 | 第20-22页 |
| ·信号的双路数字相关解调器 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 硬件电路的设计与实现 | 第24-32页 |
| ·信号处理电路的具体组成 | 第24-31页 |
| ·探测器的偏置电路 | 第24-26页 |
| ·第一级放大电路 | 第26-28页 |
| ·第二级放大电路 | 第28页 |
| ·带通滤波电路 | 第28-30页 |
| ·AD 转换电路 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 数字相关解调器的 DSPBuilder 仿真实现 | 第32-49页 |
| ·DSP Builder 简介及设计流程 | 第32-33页 |
| ·参考信号的设计 | 第33-40页 |
| ·DDS 的设计思路及原理 | 第33-35页 |
| ·具体工作过程 | 第35-36页 |
| ·DDS 的 DSP Builder 实现 | 第36-40页 |
| ·乘法器的实现 | 第40-41页 |
| ·低通滤波器 | 第41-48页 |
| ·FIR 滤波器原理 | 第41-42页 |
| ·FIR 滤波器的 DSP Builder 实现 | 第42-48页 |
| ·本章小结 | 第48-49页 |
| 第五章 锁相放大器的整体设计和硬件实现 | 第49-55页 |
| ·锁相放大器的整体结构 | 第49-50页 |
| ·锁相放大器的硬件实现 | 第50-53页 |
| ·FPGA 芯片 | 第50-51页 |
| ·具体实现 | 第51-53页 |
| ·测试与结果 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第六章 结论与展望 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 作者简介及所取得的科研成果 | 第59-60页 |
| 致谢 | 第60页 |