无线CDMA通信系统的载波同步设计和硬件设计
| 摘要 | 第1-5页 |
| Abstract | 第5-15页 |
| 第一章 绪论 | 第15-18页 |
| ·扩频通信概述 | 第15-16页 |
| ·软件无线电概述 | 第16-17页 |
| ·课题背景及作者主要工作 | 第17-18页 |
| 第二章 系统的理论基础和信号处理流程 | 第18-32页 |
| ·直接序列扩频 | 第18-22页 |
| ·扩频通信的理论基础 | 第18页 |
| ·直接序列扩频通信系统 | 第18-20页 |
| ·扩频通信的性能指标 | 第20-22页 |
| ·采样 | 第22-24页 |
| ·带通采样 | 第22-23页 |
| ·量化噪声 | 第23-24页 |
| ·多采样率数字信号处理 | 第24-27页 |
| ·抽取 | 第25-26页 |
| ·内插 | 第26-27页 |
| ·信号处理流程 | 第27-31页 |
| ·下行链路发射机 | 第27-29页 |
| ·下行链路接收机 | 第29-31页 |
| ·本章总结 | 第31-32页 |
| 第三章 载波同步 | 第32-69页 |
| ·频差产生的原因 | 第32-34页 |
| ·载波同步方案 | 第34-35页 |
| ·模拟锁相环的数学模型 | 第35-51页 |
| ·锁相环结构 | 第35-37页 |
| ·锁相环线性相位模型 | 第37-47页 |
| ·锁相环相位噪声性能分析 | 第47-51页 |
| ·载波同步全数字锁相环设计 | 第51-68页 |
| ·鉴相器和NCO 设计 | 第51-59页 |
| ·环路滤波器参数设计 | 第59-68页 |
| ·本章小结 | 第68-69页 |
| 第四章 硬件设计 | 第69-89页 |
| ·硬件设计的一般流程 | 第69-71页 |
| ·系统关键参数 | 第71页 |
| ·数字中频系统硬件总体框图 | 第71-73页 |
| ·电路设计 | 第73-85页 |
| ·放大部分 | 第73-75页 |
| ·AD 部分 | 第75-77页 |
| ·DA 部分 | 第77-81页 |
| ·数字处理部分 | 第81-83页 |
| ·时钟部分 | 第83-84页 |
| ·电源管理 | 第84-85页 |
| ·PCB 抗干扰设计 | 第85-87页 |
| ·电路板设计结果 | 第87-88页 |
| ·本章小结 | 第88-89页 |
| 第五章 系统调试 | 第89-95页 |
| ·外部调试 | 第89-91页 |
| ·内部调试 | 第91-92页 |
| ·性能测试 | 第92-94页 |
| ·本章小结 | 第94-95页 |
| 第六章 总结 | 第95-96页 |
| ·本文总结 | 第95页 |
| ·本文展望 | 第95-96页 |
| 致谢 | 第96-97页 |
| 参考文献 | 第97-99页 |
| 攻读硕士学位期间的研究成果 | 第99-100页 |