基于FPGA的TS over IP系统研究与实现
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-18页 |
1.1 课题来源 | 第9页 |
1.2 研究背景与意义 | 第9-10页 |
1.3 国内外研究现状 | 第10-12页 |
1.4 数字电视前端系统技术概述 | 第12-16页 |
1.5 研究内容及章节安排 | 第16-18页 |
1.5.1 研究内容 | 第16-17页 |
1.5.2 章节安排 | 第17-18页 |
第2章 TS OVER IP系统框架设计 | 第18-30页 |
2.1 系统需求分析 | 第18-19页 |
2.2 FPGA芯片选型与简介 | 第19-22页 |
2.2.1 FPGA的分类比较 | 第19-20页 |
2.2.2 ZYNQ系列简介 | 第20-22页 |
2.3 系统总体框架设计 | 第22-29页 |
2.3.1 系统功能模块划分 | 第24-25页 |
2.3.2 异步时钟域通信 | 第25-28页 |
2.3.3 缓冲方式选择 | 第28-29页 |
2.4 本章小结 | 第29-30页 |
第3章 TS OVER IP系统关键技术研究 | 第30-50页 |
3.1 码率平滑算法 | 第30-41页 |
3.1.1 SRS码率平滑算法 | 第31-33页 |
3.1.2 ARSBO码率平滑算法 | 第33-37页 |
3.1.3 改进的ARSBO码率平滑算法 | 第37-40页 |
3.1.4 实验结果对比 | 第40-41页 |
3.2 PCR校正算法 | 第41-49页 |
3.2.1 PCR重标记的校正算法 | 第42-43页 |
3.2.2 计数差值校正算法 | 第43页 |
3.2.3 本系统中PCR校正算法 | 第43-46页 |
3.2.4 实验结果对比 | 第46-49页 |
3.3 本章小结 | 第49-50页 |
第4章 TS OVER IP系统实现与测试 | 第50-71页 |
4.1 ASI转换模块 | 第50-56页 |
4.1.1 ASI_TO_TS设计与实现 | 第51-55页 |
4.1.2 功能仿真 | 第55-56页 |
4.2 TSIP模块 | 第56-66页 |
4.2.1 TSIP设计与实现 | 第60-64页 |
4.2.2 功能仿真 | 第64-66页 |
4.3 复用模块 | 第66-68页 |
4.3.1 MUX设计与实现 | 第66-67页 |
4.3.2 PID_MAP设计与实现 | 第67-68页 |
4.3.3 功能仿真 | 第68页 |
4.4 系统测试 | 第68-70页 |
4.5 本章小结 | 第70-71页 |
第5章 总结与展望 | 第71-73页 |
5.1 总结 | 第71-72页 |
5.2 展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
附录A 攻读学位期间与学位论文相关的科研成果 | 第77页 |