DVB-S2发射机基带处理FPGA实现
摘要 | 第7-8页 |
Abstract | 第8页 |
第一章 绪论 | 第9-13页 |
1.1 课题研究背景 | 第9-10页 |
1.2 数字视频广播的历史及发展现状 | 第10-11页 |
1.3 研究的意义 | 第11-12页 |
1.4 论文结构及重点 | 第12-13页 |
第二章 DVB-S2通信系统结构介绍 | 第13-39页 |
2.1 模式适配 | 第13-19页 |
2.1.1 输入接口 | 第13页 |
2.1.2 输入码流同步 | 第13-15页 |
2.1.3 空包删除 | 第15-16页 |
2.1.4 循环冗余校验编码器 | 第16-17页 |
2.1.5 合并与分割 | 第17-18页 |
2.1.6 基带信令 | 第18-19页 |
2.2 流适配 | 第19-22页 |
2.2.1 填充 | 第19-20页 |
2.2.2 基带扰码 | 第20-22页 |
2.3 前向纠错 | 第22-30页 |
2.3.1 外编码 | 第23-26页 |
2.3.2 内编码 | 第26-29页 |
2.3.3 交织 | 第29-30页 |
2.4 星座映射 | 第30-32页 |
2.4.1 位映射到QPSK星座 | 第30页 |
2.4.2 位映射到8PSK星座 | 第30-31页 |
2.4.3 位映射到16APSK星座 | 第31页 |
2.4.4 位映射到32APSK星座 | 第31-32页 |
2.5 物理成帧 | 第32-37页 |
2.5.1 虚拟物理帧插入 | 第33页 |
2.5.2 物理头信令 | 第33-35页 |
2.5.3 导频插入 | 第35页 |
2.5.4 物理层扰码 | 第35-37页 |
2.6 基带成形和正交调制 | 第37-38页 |
2.7 本章小结 | 第38-39页 |
第三章 逻辑设计及仿真 | 第39-60页 |
3.1 模式适配硬件实现及仿真 | 第39-44页 |
3.1.1 FIFO的硬件实现及仿真 | 第39-42页 |
3.1.2 CRC-8 的硬件实现及仿真 | 第42-44页 |
3.2 信号流调整硬件实现及仿真 | 第44-47页 |
3.2.1 并行扰码的硬件实现及仿真 | 第45-47页 |
3.3 FEC前向纠错硬件实现及仿真 | 第47-50页 |
3.3.1 比特交织的原理 | 第48-49页 |
3.3.2 前向纠错的硬件实现及仿真 | 第49-50页 |
3.4 映射的硬件实现及仿真 | 第50-55页 |
3.4.1 QPSK调制原理 | 第50-51页 |
3.4.2 QPSK调制的硬件实现及仿真 | 第51-55页 |
3.5 调制的硬件实现及仿真 | 第55-59页 |
3.5.1 NCO的硬件实现及仿真 | 第55-56页 |
3.5.2 CIC的硬件实现及仿真 | 第56-57页 |
3.5.3 FIR的硬件实现及仿真 | 第57-59页 |
3.6 本章小结 | 第59-60页 |
第四章 系统仿真与板级验证 | 第60-66页 |
4.1 开发平台介绍 | 第60-63页 |
4.2 系统仿真 | 第63-64页 |
4.3 板级验证 | 第64-65页 |
4.4 本章小结 | 第65-66页 |
总结与展望 | 第66-67页 |
参考文献 | 第67-69页 |
致谢 | 第69-70页 |
附录表 | 第70页 |