基于DSP+FPGA架构的三相并网逆变器设计
摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-17页 |
1.1 课题背景 | 第11-12页 |
1.2 逆变器研究现状 | 第12-13页 |
1.3 逆变器相关技术 | 第13-16页 |
1.3.1 控制方法 | 第13-15页 |
1.3.2 输出滤波器 | 第15-16页 |
1.4 本文主要工作 | 第16-17页 |
第二章 三相并网逆变器主拓扑设计 | 第17-30页 |
2.1 主拓扑的选取 | 第17-18页 |
2.2 逆变器数学模型推导 | 第18-22页 |
2.2.1 静止坐标系下的数学模型 | 第19-21页 |
2.2.2 dq两相同步旋转坐标系下的数学模型 | 第21-22页 |
2.3 直流侧滤波电容参数设计 | 第22-24页 |
2.4 交流侧LCL滤波器参数设计 | 第24-29页 |
2.4.1 滤波电感选取 | 第24-25页 |
2.4.2 电感配置系数 | 第25-26页 |
2.4.3 滤波电容选取 | 第26-27页 |
2.4.4 阻尼电阻的选取 | 第27-28页 |
2.4.5 LCL滤波器参数验证 | 第28-29页 |
2.5 系统设计参数 | 第29页 |
2.6 本章小结 | 第29-30页 |
第三章 控制器电路设计 | 第30-40页 |
3.1 DSP+FPGA控制架构介绍 | 第30-33页 |
3.2 辅助电路设计 | 第33-39页 |
3.2.1 采样与保持电路 | 第33-35页 |
3.2.2 AD转换电路 | 第35-36页 |
3.2.3 DA转换电路 | 第36-37页 |
3.2.4 驱动电路 | 第37-38页 |
3.2.5 SCI通信电路 | 第38页 |
3.2.6 保护电路 | 第38-39页 |
3.3 本章小结 | 第39-40页 |
第四章 三相并网逆变器控制程序设计 | 第40-58页 |
4.1 DSP控制程序设计 | 第40-53页 |
4.1.1 DSP主程序初始化 | 第40-42页 |
4.1.2 软中断优先级以及系统流图 | 第42-44页 |
4.1.3 ADC转换程序设计 | 第44-46页 |
4.1.4 DAC转换程序设计 | 第46-49页 |
4.1.5 PLL锁相环算法 | 第49-51页 |
4.1.6 PI算法 | 第51-53页 |
4.2 FPGA控制程序设计 | 第53-57页 |
4.2.1 Nios DSP软核配置 | 第54页 |
4.2.2 PWM发生器 | 第54-55页 |
4.2.3 相移模块 | 第55-56页 |
4.2.4 锁相环模块 | 第56页 |
4.2.5 C语言控制程序 | 第56-57页 |
4.3 本章小结 | 第57-58页 |
第五章 仿真与实验结果分析 | 第58-66页 |
5.1 三相并网逆变器的仿真与分析 | 第58-59页 |
5.2 硬件实验平台调试数据分析 | 第59-63页 |
5.3 系统闭环运行结果 | 第63-65页 |
5.4 本章小结 | 第65-66页 |
总结与展望 | 第66-67页 |
参考文献 | 第67-73页 |
致谢 | 第73页 |