摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 雷达成像技术简介 | 第16页 |
1.2 基于FPGA的SAR实时成像技术简介 | 第16-17页 |
1.3 国内外研究现状 | 第17-18页 |
1.4 本文内容安排 | 第18-20页 |
第二章 合成孔径雷达成像原理与芯片选型 | 第20-36页 |
2.1 分辨率 | 第20-22页 |
2.1.1 雷达成像模型 | 第20-21页 |
2.1.2 方位分辨率 | 第21-22页 |
2.1.3 距离分辨率 | 第22页 |
2.2 经典的距离多普勒算法 | 第22-27页 |
2.2.1 原始的正侧视RD算法 | 第22-24页 |
2.2.2 时域校正线性距离走动并频域校正弯曲的距离-多普勒算法 | 第24-27页 |
2.3 处理芯片选择 | 第27-33页 |
2.3.1 Z7系列FPGA简介 | 第27-30页 |
2.3.2 Z7中可编程逻辑“外设”(PL) | 第30-32页 |
2.3.3 PL和PS的接.技术详解 | 第32-33页 |
2.4 系统设计 | 第33-34页 |
2.5 本章小结 | 第34-36页 |
第三章 SAR数据预处理 | 第36-60页 |
3.1 数字下变频 | 第36-43页 |
3.1.1 模式选择设计 | 第36-37页 |
3.1.2 数字下变频实现结构 | 第37-39页 |
3.1.3 低通滤波器设计 | 第39-40页 |
3.1.4 实时结果处理分析 | 第40-43页 |
3.1.5 数字下变频资源使用分析 | 第43页 |
3.2 滤波抽取 | 第43-48页 |
3.2.1 并行滤波器原理 | 第43-44页 |
3.2.2 滤波器参数设计 | 第44-45页 |
3.2.3 并行滤波器的FPGA实现 | 第45页 |
3.2.4 实时结果处理分析 | 第45-48页 |
3.2.5 并行滤波资源使用分析 | 第48页 |
3.3 方位向预滤波 | 第48-51页 |
3.3.1 方位向预滤波设计及实现 | 第48-50页 |
3.3.2 方位向预滤波处理结果分析 | 第50-51页 |
3.4 距离脉压的FPGA的实现 | 第51-58页 |
3.4.1 补零模块 | 第51-52页 |
3.4.2 FFT/IFFT模块 | 第52页 |
3.4.3 求三角函数sin/cos模块实现 | 第52-53页 |
3.4.4 匹配函数实时产生根据 | 第53页 |
3.4.5 复乘模块实现 | 第53页 |
3.4.6 4096点的模块输出 | 第53-54页 |
3.4.7 实时结果处理分析 | 第54-57页 |
3.4.8 距离脉压资源使用分析 | 第57-58页 |
3.5 本章小结 | 第58-60页 |
第四章 微型SAR实时成像算法的FPGA实现 | 第60-70页 |
4.1 一次补偿的FPGA实现 | 第60-62页 |
4.1.1 一次补偿的FFT/IFFT | 第61页 |
4.1.2 补偿函数实时产生 | 第61-62页 |
4.2 距离徙动校正的FPGA实现 | 第62-63页 |
4.2.1 距离徙动校正的FFT/IFFT | 第63页 |
4.2.2 校正函数实时产生 | 第63页 |
4.3 方位脉压的FPGA实现 | 第63-65页 |
4.3.1 方位脉压的FFT/FFT | 第64页 |
4.3.2 脉压匹配函数实时产生 | 第64页 |
4.3.3 窗函数设计及实现 | 第64-65页 |
4.4 模块高复用实现 | 第65-69页 |
4.5 实时成像结果分析 | 第69-70页 |
第五章 结束语 | 第70-72页 |
5.1 本文工作总结 | 第70页 |
5.2 工作展望 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-76页 |
作者简介 | 第76-77页 |