基于UVM的HIMAC模块验证平台的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略语对照表 | 第10-14页 |
第一章 绪论 | 第14-18页 |
1.1 论文的研究背景 | 第14页 |
1.2 验证技术的发展 | 第14-16页 |
1.3 选题的目的与意义 | 第16-17页 |
1.4 研究内容与章节安排 | 第17-18页 |
第二章 功能验证与UVM方法学研究 | 第18-30页 |
2.1 SystemVerilog语言 | 第18-19页 |
2.2 验证流程 | 第19-21页 |
2.3 UVM基础框架 | 第21-24页 |
2.3.1 UVM验证平台组件 | 第21-22页 |
2.3.2 UVM类的层次结构 | 第22-24页 |
2.4 UVM机制分析 | 第24-27页 |
2.4.1 factory机制 | 第24页 |
2.4.2 phase机制 | 第24-25页 |
2.4.3 config机制 | 第25-26页 |
2.4.4 callback机制 | 第26页 |
2.4.5 report机制 | 第26-27页 |
2.4.6 sequence机制 | 第27页 |
2.5 UVM寄存器模型 | 第27-29页 |
2.6 本章小结 | 第29-30页 |
第三章 HIMAC模块的功能分析 | 第30-40页 |
3.1 HINOC技术概述 | 第30-32页 |
3.1.1 HINOC网络结构 | 第30-31页 |
3.1.2 HINOC协议栈 | 第31-32页 |
3.1.3 HINOC系统设备总体结构 | 第32页 |
3.2 HIMAC功能分析 | 第32-38页 |
3.2.1 整体功能概述 | 第32-33页 |
3.2.2 组帧和拆帧功能分析 | 第33-36页 |
3.2.3 外部接口分析 | 第36-38页 |
3.3 HIMAC验证工作实现思路 | 第38-39页 |
3.4 本章小结 | 第39-40页 |
第四章 HIMAC模块验证平台的设计与实现 | 第40-58页 |
4.1 验证平台的框架 | 第40-41页 |
4.1.1 平台规划 | 第40页 |
4.1.2 框架设计 | 第40-41页 |
4.2 关键数据项的设计与实现 | 第41-44页 |
4.3 验证组件的设计与实现 | 第44-52页 |
4.3.1 驱动器 | 第44-46页 |
4.3.2 监视器 | 第46-47页 |
4.3.3 代理 | 第47页 |
4.3.4 参考模型 | 第47-49页 |
4.3.5 计分板 | 第49-50页 |
4.3.6 寄存器模型 | 第50-52页 |
4.4 序列的设计 | 第52-54页 |
4.4.1 设计思路 | 第52-54页 |
4.4.2 序列的调度 | 第54页 |
4.5 测试用例的设计 | 第54-56页 |
4.6 验证平台的顶层模块 | 第56页 |
4.7 本章小结 | 第56-58页 |
第五章 验证平台的应用与结果分析 | 第58-68页 |
5.1 开发环境 | 第58-59页 |
5.2 工作流程 | 第59页 |
5.3 仿真结果 | 第59-66页 |
5.3.1 接口波形分析 | 第60-62页 |
5.3.2 仿真运行记录 | 第62-64页 |
5.3.3 测试用例分析 | 第64-66页 |
5.3.4 平台应用效果 | 第66页 |
5.4 发现待测模块中问题 | 第66页 |
5.5 后续验证思路的改进 | 第66-67页 |
5.6 本章小节 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 工作总结 | 第68页 |
6.2 展望 | 第68-70页 |
参考文献 | 第70-72页 |
致谢 | 第72-74页 |
作者简介 | 第74-75页 |