警用微基站同步系统的研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
缩略词表 | 第10-11页 |
第一章 绪论 | 第11-16页 |
1.1 警用微基站的同步需求 | 第11-12页 |
1.2 警用微基站的时钟同步方式 | 第12-13页 |
1.3 本设计的时钟同步系统的现实意义 | 第13-14页 |
1.4 论文的工作和内容安排 | 第14-16页 |
第二章 时钟同步系统的设计 | 第16-50页 |
2.1 设计指标 | 第16-17页 |
2.1.1 频率准确度和稳定度 | 第16-17页 |
2.1.2 系统设计指标 | 第17页 |
2.2 系统总体方案的设计 | 第17-19页 |
2.3 GPS系统简介 | 第19-24页 |
2.3.1 GPS系统组成 | 第20-22页 |
2.3.2 GPS系统的定位和校频原理 | 第22-23页 |
2.3.3 GPS系统误差分析 | 第23-24页 |
2.4 数字锁相环的设计 | 第24-40页 |
2.4.1 锁相环(PLL)的原理 | 第24-29页 |
2.4.2 数字锁相环(DPLL)技术 | 第29-32页 |
2.4.3 数字鉴相器的设计 | 第32-35页 |
2.4.4 数字环路滤波器的设计 | 第35-39页 |
2.4.5 DDS合成器的设计 | 第39-40页 |
2.4.6 反馈分频器的设计 | 第40页 |
2.5 自由振荡模型(AOM)的设计 | 第40-49页 |
2.5.1 卡尔曼(Kalman)滤波器的设计 | 第41-48页 |
2.5.2 100 点滑动平均滤波算法设计 | 第48-49页 |
2.6 本章小结 | 第49-50页 |
第三章 时钟同步系统的实现过程 | 第50-64页 |
3.1 系统的整体结构 | 第50-51页 |
3.2 系统设计的硬件平台介绍 | 第51-54页 |
3.2.1 GPS用户接收机 | 第51-52页 |
3.2.2 恒温晶振 | 第52页 |
3.2.3 DAC转换器 | 第52-53页 |
3.2.4 FPGA芯片 | 第53-54页 |
3.3 系统在硬件上的实现 | 第54-63页 |
3.3.1 系统各个模块的实现 | 第54-59页 |
3.3.2 系统的综合实现 | 第59-63页 |
3.4 本章小结 | 第63-64页 |
第四章 测试结果与分析 | 第64-70页 |
4.1 驯服性能测试 | 第65-67页 |
4.2 保持性能测试 | 第67-68页 |
4.3 测量误差及分析 | 第68-69页 |
4.4 本章小结 | 第69-70页 |
第五章 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
攻读硕士学位期间取得的成果 | 第74-75页 |