10G背板以太网物理编码子层的设计与验证
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-15页 |
| ·课题背景 | 第11-12页 |
| ·以太网简介 | 第11页 |
| ·国内外研究动态 | 第11-12页 |
| ·课题研究的目的与意义 | 第12-13页 |
| ·论文的研究内容 | 第13页 |
| ·论文组织结构 | 第13-15页 |
| 第2章 10G背板以太网PCS子层协议的研究 | 第15-25页 |
| ·10G背板以太网体系结构 | 第15-16页 |
| ·10GBASE-KR以太网PCS子层的功能 | 第16页 |
| ·PCS子层内部功能研究 | 第16-24页 |
| ·PCS数据传输比特的流程 | 第17-18页 |
| ·CRC8插入与移除过程 | 第18-21页 |
| ·64B/66B编解码 | 第21-23页 |
| ·数据流的加解扰 | 第23-24页 |
| ·变速箱与码块同步 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第3章 10G背板以太网PCS子层的逻辑设计 | 第25-55页 |
| ·PCS子层设计指标 | 第25页 |
| ·PCS子层的设计 | 第25-27页 |
| ·PCS子层的接口描述 | 第25-26页 |
| ·PCS子层的模块划分 | 第26-27页 |
| ·发送通道的设计与实现 | 第27-37页 |
| ·CRC8插入模块的设计 | 第27-32页 |
| ·64B/66B编码模块的设计 | 第32-34页 |
| ·发送状态机 | 第34-36页 |
| ·加扰码模块的设计 | 第36-37页 |
| ·接收通道的设计与实现 | 第37-48页 |
| ·同步头与BER检测模块的设计 | 第38-42页 |
| ·解扰码模块的设计 | 第42-43页 |
| ·64B/66B解码模块的设计 | 第43-44页 |
| ·接收状态机 | 第44-46页 |
| ·CRC8移除模块的设计 | 第46-48页 |
| ·变速箱的设计与实现 | 第48-51页 |
| ·FIFO的设计 | 第51-53页 |
| ·本章小结 | 第53-55页 |
| 第4章 10G背板以太网PCS子层的仿真与验证 | 第55-77页 |
| ·验证方案 | 第55-58页 |
| ·功能验证的原理与流程 | 第55-56页 |
| ·搭建验证平台 | 第56-58页 |
| ·系统仿真验证结果分析 | 第58-69页 |
| ·发送通道仿真验证结果分析 | 第58-63页 |
| ·接收通道仿真验证结果分析 | 第63-68页 |
| ·回环测试 | 第68-69页 |
| ·逻辑综合以及结果分析 | 第69-71页 |
| ·FPGA验证 | 第71-75页 |
| ·Xilinx VC709开发板 | 第71-72页 |
| ·FPGA验证与结果分析 | 第72-75页 |
| ·本章小结 | 第75-77页 |
| 第5章 总结与展望 | 第77-81页 |
| ·总结 | 第77-78页 |
| ·展望 | 第78-81页 |
| 参考文献 | 第81-85页 |
| 致谢 | 第85-87页 |
| 在读期间发表的学术论文与参与项目 | 第87页 |