GPS接收机中频处理平台抗干扰技术研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-12页 |
| ·课题的研究目的及意义 | 第9-10页 |
| ·GPS接收机抗干扰技术研究的现状 | 第10-11页 |
| ·论文的内容及结构 | 第11-12页 |
| 第2章 高性能GPS接收机设计的理论基础 | 第12-37页 |
| ·采样系统参数的定义 | 第12-16页 |
| ·高速数字系统设计理论基础 | 第16-22页 |
| ·上升时间与转折频率 | 第16-19页 |
| ·互容与互感 | 第19-20页 |
| ·端接的原理 | 第20-22页 |
| ·时钟抖动对系统性能的影响 | 第22-31页 |
| ·时钟抖动与相位噪声 | 第22-27页 |
| ·时钟抖动对系统信噪比的影响 | 第27-31页 |
| ·中频前端电路设计 | 第31-36页 |
| ·前端运放的作用 | 第31-32页 |
| ·驱动电路设计 | 第32-36页 |
| ·本章小结 | 第36-37页 |
| 第3章 GPS接收机中频处理平台设计与实现 | 第37-58页 |
| ·系统组成 | 第37-38页 |
| ·硬件设计及实现 | 第38-52页 |
| ·模拟通道模块设计 | 第38-40页 |
| ·采样模块设计 | 第40-43页 |
| ·时钟模块设计 | 第43-47页 |
| ·数据处理模块设计 | 第47-49页 |
| ·电源模块设计 | 第49-52页 |
| ·PCB设计 | 第52-54页 |
| ·系统软件设计 | 第54-57页 |
| ·系统程序流程 | 第54-55页 |
| ·DSP程序加载 | 第55-56页 |
| ·FPGA程序加载 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第4章 自适应滤波算法在FPGA上的实现 | 第58-65页 |
| ·自适应滤波算法 | 第58-62页 |
| ·LMS算法 | 第58-60页 |
| ·DLMS算法 | 第60-62页 |
| ·DLMS滤波器各模块设计 | 第62-63页 |
| ·时延模块 | 第62页 |
| ·滤波模块 | 第62-63页 |
| ·权值更新模块 | 第63页 |
| ·系统仿真测试结果 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间所发表的论文和取得的科研成果 | 第69-70页 |
| 致谢 | 第70页 |