摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-14页 |
·课题背景与研究意义 | 第10-11页 |
·国内外研究和发展现状 | 第11-12页 |
·本文完成的主要工作 | 第12页 |
·论文结构安排 | 第12-14页 |
第二章 雷达波形信号相关理论基础 | 第14-30页 |
·雷达信号处理基本理论 | 第14-17页 |
·信号检测与匹配滤波 | 第14-16页 |
·脉冲压缩技术 | 第16-17页 |
·线性调频信号的分析与设计 | 第17-19页 |
·线性调频信号的时域分析 | 第17-18页 |
·线性调频信号的频谱分析 | 第18-19页 |
·频率合成技术 | 第19-21页 |
·数字上变频理论基础 | 第21-25页 |
·数字上变频理论概述 | 第21-22页 |
·内插及多项滤波结构 | 第22-25页 |
·NiosⅡ处理器技术 | 第25-29页 |
·NiosⅡ处理器概述 | 第25-27页 |
·Avalon 总线结构 | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 系统方案与硬件设计 | 第30-36页 |
·系统设计要求 | 第30页 |
·系统方案设计 | 第30-32页 |
·基带波形加正交调制方案与直接中频数字合成方案 | 第30-31页 |
·两种方案的对比与选取 | 第31-32页 |
·系统工作原理 | 第32-33页 |
·系统方案框图 | 第32-33页 |
·系统各功能模块介绍 | 第33页 |
·系统器件选择 | 第33-35页 |
·FPGA 芯片选取 | 第33-34页 |
·数模转换芯片选取 | 第34-35页 |
·本章小结 | 第35-36页 |
第四章 多模式软件化雷达波形产生器的 FPGA 设计和实现 | 第36-61页 |
·基于 NiosⅡ多核的 SOPC 设计与实现 | 第36-45页 |
·SOPC 硬件实现 | 第36-42页 |
·NiosⅡ多核间的资源共享及通信方案设计 | 第36-38页 |
·UART 设计 | 第38-39页 |
·器件配置 | 第39-41页 |
·SOPC 系统搭建 | 第41-42页 |
·SOPC 软件实现 | 第42-45页 |
·基带信号合成设计 | 第45-47页 |
·多相滤波器的设计 | 第47-51页 |
·数控振荡器的设计 | 第51-54页 |
·混频模块的设计 | 第54-56页 |
·数据高速差分输出 | 第56-60页 |
·分流模块的设计 | 第56-58页 |
·数据格式转换设计 | 第58页 |
·数据并串转换设计 | 第58-60页 |
·资源消耗情况 | 第60页 |
·本章小结 | 第60-61页 |
第五章 系统测试结果与分析 | 第61-68页 |
·系统测试框图 | 第61-62页 |
·系统测试结果 | 第62-66页 |
·信号时域和频域测试 | 第62-65页 |
·脉冲压缩分析 | 第65-66页 |
·本章小结 | 第66-68页 |
第六章 总结与展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |