异步FIFO的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究意义 | 第7页 |
| ·国内外发展概况 | 第7-9页 |
| ·方案设计及主要技术途径 | 第9页 |
| ·论文的相关工作 | 第9-11页 |
| 第二章 设计描述 | 第11-19页 |
| ·设计要求 | 第11-12页 |
| ·FIFO 的结构 | 第12-19页 |
| ·端口说明 | 第13-15页 |
| ·工作模式 | 第15-18页 |
| ·技术方案 | 第18-19页 |
| 第三章 控制逻辑的电路实现 | 第19-31页 |
| ·二进制与格雷码编码比较及标志逻辑设计 | 第19-21页 |
| ·二进制指针和格雷码指针的同步 | 第19-20页 |
| ·二进制指针和格雷码指针的比较 | 第20-21页 |
| ·保守的满空判断 | 第21页 |
| ·计数器与逻辑标志电路的实现 | 第21-29页 |
| ·一般行波读、写计数器的设计 | 第21-23页 |
| ·混合式计数器的设计 | 第23-25页 |
| ·三组地址计数分配及初始值 | 第25-26页 |
| ·空/满/半满/将近满、空标志的产生 | 第26-29页 |
| ·异步比较FIFO 逻辑标志与时钟的同步 | 第29-31页 |
| 第四章 存储单元的研究 | 第31-42页 |
| ·存储单元的选择 | 第31-33页 |
| ·单元结构 | 第32-33页 |
| ·数据存储原理 | 第33页 |
| ·存储数据的读写过程与单元设计 | 第33-42页 |
| ·读操作分析 | 第33-36页 |
| ·写操作分析 | 第36-38页 |
| ·存储单元的设计 | 第38-40页 |
| ·小结 | 第40-42页 |
| 第五章 存储阵列的组织与高速低功耗设计 | 第42-56页 |
| ·串扰问题的解决 | 第42-46页 |
| ·存储阵列串扰的产生 | 第42-43页 |
| ·减小存储单元间串扰的阵列布局 | 第43-46页 |
| ·存储阵列的高速度低功耗设计 | 第46-56页 |
| ·FIFO 功耗的来源 | 第46-47页 |
| ·电路设计上的高速低功耗措施 | 第47-50页 |
| ·基于不同容量的FIFO 的低功耗设计 | 第50-55页 |
| ·小结 | 第55-56页 |
| 第六章 版图、验证与芯片测试 | 第56-70页 |
| ·FIFO 系列版图 | 第56-63页 |
| ·工艺设计 | 第56-63页 |
| ·半导体工艺的选择 | 第56页 |
| ·版图的设计方法 | 第56-58页 |
| ·CMOS 的闩锁效应 | 第58-59页 |
| ·防静电损伤(ESD) | 第59-61页 |
| ·存储模块低功耗的设计技术 | 第61-62页 |
| ·版图的验证 | 第62-63页 |
| ·设计验证 | 第63-65页 |
| ·芯片测试 | 第65-70页 |
| ·测试方法 | 第65页 |
| ·测试设备 | 第65-66页 |
| ·测试结果 | 第66-69页 |
| ·结果分析 | 第69-70页 |
| 第七章 总结 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 研究成果 | 第74-75页 |