全数字短波接收机数字模块设计与实现
摘要 | 第1-4页 |
Abstract | 第4-6页 |
目录 | 第6-8页 |
第一章 引言 | 第8-16页 |
·短波通信概述 | 第8-10页 |
·短波通信定义 | 第8页 |
·短波通信的优缺点 | 第8-9页 |
·短波通信的发展趋势 | 第9-10页 |
·全数字短波接收机的提出及发展 | 第10-13页 |
·全数字短波接收机的提出 | 第10-11页 |
·全数字短波接收机的发展 | 第11-13页 |
·本课题论文的目的和意义 | 第13-14页 |
·本课题设计的意义 | 第13-14页 |
·本课题论文的目的 | 第14页 |
·论文的主要工作和内容安排 | 第14-15页 |
·本章小节 | 第15-16页 |
第二章 全数字短波接收机系统设计 | 第16-25页 |
·短波接收机通信信道 | 第16-21页 |
·短波接收机的信道特点 | 第16-18页 |
·慢瑞利衰落信道中数字调制的性能 | 第18-19页 |
·短波信道的计算机仿真 | 第19-21页 |
·短波通信数字化接收机结构方案 | 第21-24页 |
·短波数字接收机的关键技术 | 第21-22页 |
·短波接收机的数字化的几种方案 | 第22-24页 |
·全数字短波接收机的设计方案 | 第24页 |
·本章小节 | 第24-25页 |
第三章 关键数字模块设计 | 第25-49页 |
·模数转换设计 | 第25-27页 |
·下变频(DDC)设计 | 第27-35页 |
·下变频理论 | 第27-28页 |
·CORDIC算法 | 第28-31页 |
·对CORDIC算法改进的考虑 | 第31-34页 |
·利用最终改进CORDIC算法实现的下变频 | 第34-35页 |
·滤波抽取算法 | 第35-39页 |
·FTSK解调 | 第39-41页 |
·四通道取包络 | 第40页 |
·比特同步 | 第40-41页 |
·组同步 | 第41页 |
·判决输出 | 第41页 |
·Vilerbi解码 | 第41-48页 |
·译码器结构 | 第43-44页 |
·Computer模块 | 第44-45页 |
·trace模块 | 第45-46页 |
·时钟复用与存储模块 | 第46-48页 |
·本章小节 | 第48-49页 |
第四章 系统设计及实现 | 第49-61页 |
·硬件平台设计 | 第49-53页 |
·硬件平台的选择 | 第49-50页 |
·FPGA设计流程 | 第50-51页 |
·数字硬件验证平台 | 第51-53页 |
·系统实现 | 第53-60页 |
·下变频器实现 | 第53-54页 |
·FTSK解调实现 | 第54-58页 |
·Viterbi译码实现 | 第58-60页 |
·本章小节 | 第60-61页 |
第五章 结论 | 第61-63页 |
·论文总结 | 第61-62页 |
·未来的工作 | 第62页 |
·本章小节 | 第62-63页 |
参考文献 | 第63-65页 |
作者攻读硕士学位期间发表的论文 | 第65-66页 |
致谢 | 第66-67页 |
作者简介 | 第67-68页 |