| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-15页 |
| ·背景 | 第9-10页 |
| ·IP 机顶盒概述 | 第10-12页 |
| ·IP 机顶盒的功能 | 第10页 |
| ·IP 机顶盒的关键技术 | 第10-11页 |
| ·IP 机顶盒的分类 | 第11-12页 |
| ·视频压缩技术的发展 | 第12-13页 |
| ·本文主要研究内容及结构安排 | 第13-15页 |
| ·本文主要研究内容 | 第13-14页 |
| ·本文结构安排 | 第14-15页 |
| 第2章 MPEG-4 视频压缩标准 | 第15-22页 |
| ·MPEG-4 视频压缩标准简介 | 第15-16页 |
| ·MPEG-4 视频压缩标准的基本内容 | 第15页 |
| ·MPEG-4 视频压缩的标准主要特点 | 第15-16页 |
| ·MPEG-4 视频压缩的基本定义 | 第16-20页 |
| ·视频对象 | 第16页 |
| ·视频流数据结构 | 第16-17页 |
| ·视频对象平面类型 | 第17-18页 |
| ·MPEG-4 标准的框架和级别 | 第18-19页 |
| ·视频压缩标准工具集 | 第19-20页 |
| ·MPEG-4 编解码器 | 第20-21页 |
| ·基本编码器模型 | 第20-21页 |
| ·基本解码器模型 | 第21页 |
| ·本章小结 | 第21-22页 |
| 第三章 嵌入式处理器BF561 及软件开发环境的介绍 | 第22-32页 |
| ·Blackfin 处理器简介 | 第22-24页 |
| ·BF561 处理器的介绍 | 第24-29页 |
| ·芯片结构 | 第24-26页 |
| ·芯片内核结构 | 第26-27页 |
| ·存储区结构 | 第27-29页 |
| ·DMA 控制器 | 第29页 |
| ·Blackfin 指令集描述 | 第29-30页 |
| ·软件开发环境介绍 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 IP 机顶盒硬件系统的设计 | 第32-46页 |
| ·综述 | 第32页 |
| ·主要芯片的选型 | 第32-35页 |
| ·TI 64x 系列DSP | 第32-33页 |
| ·Analog Devices Blackfin 系列DSP | 第33-34页 |
| ·芯片的确定 | 第34-35页 |
| ·硬件系统的设计 | 第35-45页 |
| ·硬件系统构架 | 第35-36页 |
| ·Flash 电路设计 | 第36-40页 |
| ·SDRAM 电路的设计 | 第40-41页 |
| ·IDE 硬盘接口电路的设计 | 第41-42页 |
| ·以太网接口电路的设计 | 第42-43页 |
| ·视频编码器电路的设计 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 MPEG-4 解码算法的实现 | 第46-59页 |
| ·解码器的选择与介绍 | 第46-47页 |
| ·视频解码整体框架 | 第47-51页 |
| ·I 帧图像解码流程 | 第48-49页 |
| ·P 帧图像解码流程 | 第49-51页 |
| ·纹理信息解码 | 第51-56页 |
| ·AC、DC 系数的预测 | 第51-53页 |
| ·可变长解码 | 第53-56页 |
| ·运动信息解码 | 第56-58页 |
| ·边缘填充 | 第56-57页 |
| ·运动矢量解码 | 第57-58页 |
| ·半象素插值 | 第58页 |
| ·本章小结 | 第58-59页 |
| 第六章 视频解码器的DSP 实现 | 第59-71页 |
| ·DSP 上的软件实现方法和评测标准 | 第59-61页 |
| ·实现方法流程 | 第59-60页 |
| ·优化的判断标准 | 第60-61页 |
| ·存储空间的优化 | 第61-63页 |
| ·总线的优化 | 第63-65页 |
| ·使用DMA 进行优化 | 第63-64页 |
| ·使用Cache 优化 | 第64-65页 |
| ·C 代码的优化 | 第65-66页 |
| ·汇编代码的优化 | 第66-69页 |
| ·汇编语言优化遵循的原则 | 第66-67页 |
| ·使用汇编代码优化函数的举例 | 第67-69页 |
| ·解码的性能指标及分析 | 第69-70页 |
| ·本章小结 | 第70-71页 |
| 总结和展望 | 第71-73页 |
| 攻读研究生期间参加的科研活动和发表的学术论文 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 致谢 | 第76页 |