摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-9页 |
表目录 | 第9-10页 |
图目录 | 第10-11页 |
第一章 概述 | 第11-14页 |
·课题背景 | 第11-12页 |
·课题概述 | 第12页 |
·本文的主要工作 | 第12-13页 |
·论文组织结构 | 第13-14页 |
第二章 嵌入式系统在T比特路由器中的应用 | 第14-21页 |
·嵌入式实时操作系统概述 | 第14-15页 |
·嵌入式操作系统 | 第14页 |
·实时操作系统 | 第14页 |
·嵌入式实时操作系统 | 第14-15页 |
·嵌入式处理器的概述 | 第15-16页 |
·T比特路由器结构特点 | 第16-18页 |
·路由器的功能及发展 | 第16-17页 |
·T比特路由器总体结构 | 第17-18页 |
·T比特路由器对嵌入式系统的要求 | 第18-19页 |
·T比特路由器对嵌入式处理机板需求分析 | 第19-20页 |
·本章小结 | 第20-21页 |
第三章 一种通过嵌入式处理机板对FPGA进行配置的方法 | 第21-26页 |
·需求分析 | 第21页 |
·FPGA下载配置模式 | 第21-22页 |
·从串模式下FPGA配置文件下载更新方式 | 第22-23页 |
·传统下载更新方式 | 第22-23页 |
·嵌入式处理机板下载方式 | 第23页 |
·设计原理 | 第23-24页 |
·远程更新在T比特路由器中的应用分析 | 第24-25页 |
·本章小结 | 第25-26页 |
第四章 一种分布式系统内部以太网地址动态配置方法 | 第26-30页 |
·引言 | 第26页 |
·需求分析 | 第26-27页 |
·传统静态配置方法 | 第27页 |
·动态配置方法 | 第27-29页 |
·本章小结 | 第29-30页 |
第五章 T比特路由器中嵌入式处理机板的硬件设计与实现 | 第30-48页 |
·MPC860微处理器结构特点 | 第30-31页 |
·冯·诺依曼计算机体系结构 | 第31-32页 |
·嵌入式处理机板硬件设计实现 | 第32-46页 |
·处理器MPC860模块的设计 | 第32-33页 |
·时钟模块的设计 | 第33页 |
·串行通信端口模块的设计 | 第33-35页 |
·100M以太网通信端口模块的设计 | 第35-39页 |
·SDRAM存储模块的设计 | 第39-42页 |
·FLASH存储模块的设计 | 第42-43页 |
·CPLD模块的设计 | 第43-46页 |
·嵌入式处理机板PCB制作 | 第46-47页 |
·PCB设计中的布局 | 第46页 |
·PCB设计中的布线 | 第46-47页 |
·嵌入式处理机板实物图 | 第47页 |
·本章小结 | 第47-48页 |
第六章 MPC860嵌入式处理机板BSP开发设计 | 第48-62页 |
·VXWORKS和板级支持包 | 第48-50页 |
·VXWORKS操作系统介绍 | 第48页 |
·TORNADO Ⅱ嵌入式开发工具 | 第48页 |
·板级支持包 | 第48-49页 |
·操作系统映像 | 第49-50页 |
·嵌入式处理机板系统启动过程 | 第50-53页 |
·启动过程概述 | 第50-51页 |
·引导程序BOOTROM启动过程 | 第51-52页 |
·VXWORKS启动过程 | 第52-53页 |
·VXWORKS操作系统中的I/O系统 | 第53-54页 |
·嵌入式处理机板串口的初始化及其应用 | 第54-56页 |
·串口的初始化 | 第54-55页 |
·数据的收发过程 | 第55页 |
·标准输入输出重定向 | 第55-56页 |
·嵌入式处理机板网口的初始化及其应用 | 第56-58页 |
·VXWORKS的网络协议栈和MUX接口 | 第56-57页 |
·网口的初始化 | 第57页 |
·END驱动程序设计 | 第57-58页 |
·BOOTCMDLOOP任务分析 | 第58-59页 |
·BSP改进——以太网地址动态配置方法 | 第59-62页 |
第七章 MPC860嵌入式处理机板的测试 | 第62-66页 |
·VISIONICE测试 | 第62-64页 |
·处理机板的地址空间映射 | 第62页 |
·仿真器引导寄存器配置 | 第62-63页 |
·SDRAM测试 | 第63-64页 |
·串口的测试 | 第64页 |
·网口的测试 | 第64页 |
·BSP的测试 | 第64页 |
·联合测试 | 第64-66页 |
结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-69页 |
作者在学期间取得的学术成果 | 第69页 |