高精度数字式相位差测量系统的研究
第一章 绪论 | 第1-10页 |
·课题的意义 | 第7页 |
·国内相位差测量研究现状概述 | 第7-8页 |
·论文完成的主要工作和创新点 | 第8-10页 |
第二章 方案论证 | 第10-16页 |
·测量原理 | 第10页 |
·方案比较 | 第10-16页 |
·李沙育图形法 | 第10-11页 |
·数值取样法 | 第11-12页 |
·数字相关法 | 第12-13页 |
·相位-电压转换法 | 第13-14页 |
·相位-时间转换法 | 第14-16页 |
第三章 单片机系统方案实现 | 第16-34页 |
·原始信号处理电路 | 第16-19页 |
·鉴相电路 | 第19-22页 |
·采样电路 | 第22-25页 |
·计数及结果采集电路 | 第25-29页 |
·显示及键盘控制电路 | 第29-32页 |
·程序实现 | 第32-34页 |
·主程序流程图 | 第32-33页 |
·键处理子程序流程图 | 第33-34页 |
第四章 理论计算及精度误差分析 | 第34-38页 |
·理论计算 | 第34-35页 |
·精度分析 | 第35页 |
·误差分析 | 第35-38页 |
·过零比较器引起的相移 | 第36页 |
·鉴相电路中D触发器或异或门引起的相移 | 第36页 |
·计数器计数误差 | 第36-38页 |
第五章 方案改进 | 第38-57页 |
·理论分析 | 第38-40页 |
·实例理论计算 | 第40-46页 |
·信号To1的第1个计数周期分析 | 第40-42页 |
·信号To2的第1个计数周期分析 | 第42-43页 |
·信号To1的第2个计数周期分析 | 第43-44页 |
·信号To2的第2个计数周期分析 | 第44页 |
·信号To1和To2的第3、4个计数周期分析 | 第44-45页 |
·计数结果分析 | 第45-46页 |
·单片机系统实现 | 第46-48页 |
·CPLD系统实现 | 第48-57页 |
·CPLD系统分析 | 第50-54页 |
·MAX+PlusⅡ软件时序仿真 | 第54-55页 |
·测频范围分析 | 第55-57页 |
第六章 测试实验结果分析 | 第57-64页 |
·标准相位差的验证 | 第57-62页 |
·标准相位差的产生 | 第57-59页 |
·标准相位差的系统测试验证 | 第59-62页 |
·ns级的延时相位差测量 | 第62-64页 |
参考文献 | 第64-66页 |
攻读学位期间公开发表的论文 | 第66-67页 |
致谢 | 第67-68页 |
详细摘要 | 第68-69页 |