摘要 | 第1-5页 |
Abstract | 第5-8页 |
1绪论 | 第8-11页 |
1. 1存储系统发展概述 | 第8页 |
1. 2光盘读取时存在的问题 | 第8-9页 |
1. 3PRML光盘读通道的发展状况 | 第9页 |
1. 4本课题的主要改进点及意义 | 第9-11页 |
2部分响应存储通道理论模型 | 第11-22页 |
2. 1部分响应均衡信道 | 第12-14页 |
2. 2光存储通道模型 | 第14-22页 |
2. 2. 1信道脉冲响应频谱 | 第17-20页 |
2. 2. 2离散时间傅立叶变换 | 第20-22页 |
3信道均衡器的设计与实现 | 第22-28页 |
3. 1光盘信道模型选取 | 第22-24页 |
3. 2部分响应均衡模型选取 | 第24-25页 |
3. 3部分响应均衡器实现 | 第25-28页 |
4符号定时恢复的设计与实现 | 第28-43页 |
4. 1符号同步的数字插值原理 | 第28-35页 |
4. 1. 1定时恢复环路 | 第28-29页 |
4. 1. 2插值方程 | 第29-33页 |
4. 1. 3分数间隔μk提取 | 第33-34页 |
4. 1. 4滤波器特性 | 第34-35页 |
4. 2定时恢复环路实现 | 第35-43页 |
4. 2. 1线性插值器设计 | 第37-38页 |
4. 2. 2定时误差检测器设计 | 第38-39页 |
4. 2. 3环路滤波器设计 | 第39-43页 |
5Viterbi检测器的设计与实现 | 第43-62页 |
5. 1信道模型简介 | 第44页 |
5. 2维特比检测器设计 | 第44-51页 |
5. 2. 1光盘信道有限状态机模型 | 第44-46页 |
5. 2. 2分支量度 | 第46页 |
5. 2. 3路径量度 | 第46-48页 |
5. 2. 4改进的光盘信道状态机 | 第48-51页 |
5. 3维特比检测器实现 | 第51-62页 |
5. 3. 1“加-比-选”(ACS)单元设计 | 第52-59页 |
5. 3. 2符号逻辑单元设计 | 第59-60页 |
5. 3. 3NRZ逻辑单元设计 | 第60页 |
5. 3. 4路径存储器单元设计 | 第60-62页 |
6PRML读通道在DVD伺服控制芯片中的应用及仿真验证 | 第62-77页 |
6. 1DVD伺服控制芯片简介 | 第62-63页 |
6. 2Viterbi算法的仿真 | 第63-73页 |
6. 2. 1无噪声数据的Viterbi算法仿真 | 第65-68页 |
6. 2. 2信噪比30dB的Viterbi译码仿真 | 第68-70页 |
6. 2. 3信噪比5dB的Viterbi译码仿真 | 第70-73页 |
6. 3综合结果 | 第73-77页 |
结论 | 第77-78页 |
参考文献 | 第78-80页 |
攻读硕士学位期间发表学术论文情况 | 第80-81页 |
致谢 | 第81-82页 |
大连理工大学学位论文版权使用授权书 | 第82页 |