SDH专用分接器的研究与实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-10页 |
第1章 引言 | 第10-15页 |
·开发背景 | 第10-13页 |
·PDH 的局限性 | 第10-11页 |
·SDH 产生的背景及优越性 | 第11-13页 |
·本论文的研究意义 | 第13页 |
·本论文的研究内容与主要工作 | 第13-14页 |
·本论文的章节安排 | 第14-15页 |
第2章 同步数字体制协议分析 | 第15-25页 |
·SDH 速率等级及帧结构 | 第15-16页 |
·SDH 指针功能 | 第16-17页 |
·SDH 映射复用结构 | 第17-18页 |
·SDH 网络的常见网元 | 第18-20页 |
·SDH 组网 | 第20-21页 |
·SDH 网的分层模型 | 第21-22页 |
·SDH 告警指示信号 | 第22页 |
·SDH 设备的逻辑功能块 | 第22-25页 |
第3章 方案设计及论证 | 第25-42页 |
·单板分接方案 | 第25-33页 |
·项目需求分析 | 第25-26页 |
·设备分接方案分析 | 第26-30页 |
·方案的提出 | 第30-33页 |
·单板分接方案的可行性分析 | 第33-42页 |
·STM-16 线路光接口板的模块实现可行性分析 | 第34-36页 |
·STM-1 和 D53 的实现可行性分析 | 第36-38页 |
·E1 实现的可行性分析 | 第38-41页 |
·CPU 控制逻辑的可实现性分析 | 第41-42页 |
第4章 硬件电路设计 | 第42-69页 |
·SDH 专用分接器原理图设计 | 第42-58页 |
·SDH 套片设计 | 第43-45页 |
·电源电路设计 | 第45页 |
·时钟电路设计 | 第45-48页 |
·CPU 接口电路设计 | 第48-52页 |
·FPGA 设计 | 第52-56页 |
·光模块设计 | 第56-58页 |
·SDH 专用分接器 PCB 设计 | 第58-64页 |
·PCB 布局布线说明 | 第58-59页 |
·布局布线原则 | 第59-60页 |
·SDH 专用分接器板的 PCB 指标 | 第60页 |
·电源和地的分区设计 | 第60-61页 |
·PECL 电路设计[19] | 第61-64页 |
·信号完整性 | 第64-69页 |
·基本概念 | 第64-65页 |
·信号反射的形成 | 第65-67页 |
·阻抗匹配与端接方案 | 第67-69页 |
第5章 软件设计 | 第69-72页 |
第6章 系统调试与测试 | 第72-78页 |
·SDH 专用分接器硬件调试平台 | 第72页 |
·SDH 专用分接板调试体会 | 第72-73页 |
·SDH 专用分接器的测试方案 | 第73-76页 |
·输出口信号比特率的测试 | 第74-75页 |
·输出口的误码测试 | 第75页 |
·PDH 网络输出口的抖动容限测试 | 第75-76页 |
·FPGA 部分代码调试 | 第76-78页 |
第7章 结束语 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
个人简历、在校期间的研究成果及发表的学术论文 | 第82-83页 |
附录 | 第83-91页 |
附录一:专用词汇及缩略语 | 第83-85页 |
附录二:SDH 专用分接器 PCB 图 | 第85-86页 |
附录三:SDH 专用分接器原理图 | 第86-91页 |