摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-16页 |
·研究背景和意义 | 第10页 |
·国内外研究现状 | 第10-13页 |
·PCI-Express发展现状 | 第10-12页 |
·交换转发技术的研究现状 | 第12-13页 |
·国内外基于PCI-E交换的研究现状 | 第13页 |
·论文主要工作 | 第13-14页 |
·论文组织结构 | 第14-16页 |
第二章 高速异构接入网中的交换转发技术分析 | 第16-21页 |
·网络中的数据交换转发 | 第16-18页 |
·网络结构 | 第16-17页 |
·网络交换节点模型 | 第17-18页 |
·数据快速交换转发技术分析 | 第18-20页 |
·问题引入 | 第18-19页 |
·功能概述 | 第19-20页 |
·重要技术分析 | 第20页 |
·本章小结 | 第20-21页 |
第三章 基于PCI-E的快速交换系统研究与优化设计 | 第21-40页 |
·基于PCI-E的分布式交换体系架构 | 第21-26页 |
·PCI-E的数据传输与交换 | 第21页 |
·提高交换效率的改进方法 | 第21-24页 |
·分布式交换体系架构的提出 | 第24-26页 |
·流水线查表机制的建模及改进 | 第26-30页 |
·串行机制 | 第26-27页 |
·改进的并行机制 | 第27-28页 |
·两种查表机制的对比 | 第28-30页 |
·数学模型 | 第28-30页 |
·对比分析 | 第30页 |
·硬件查找表的建立及优化方法 | 第30-33页 |
·TCAM查表结构 | 第30-31页 |
·TCAM+BRAM查表结构 | 第31-33页 |
·优化方案一 | 第31-32页 |
·优化方案二 | 第32页 |
·两种优化方案的对比 | 第32-33页 |
·快速交换转发引擎设计 | 第33-36页 |
·快速交换架构设计 | 第33-34页 |
·系统所用数据格式 | 第34-36页 |
·系统处理时延和FIFO大小估算 | 第36-39页 |
·交换时延估算 | 第36-37页 |
·FIFO大小的估算 | 第37-39页 |
·本章小结 | 第39-40页 |
第四章 数据快速交换转发技术的FPGA实现 | 第40-64页 |
·FPGA的设计方法 | 第40-41页 |
·FPGA简介 | 第40页 |
·设计流程 | 第40-41页 |
·系统模块划分 | 第41-43页 |
·抽象模型 | 第41-42页 |
·模块时钟域的选择 | 第42页 |
·资源复用 | 第42-43页 |
·同步电路的设计 | 第43-45页 |
·同步电路 | 第43-44页 |
·同步电路的优点 | 第44页 |
·避免使用门控时钟 | 第44-45页 |
·禁止计数器分频产生时钟 | 第45页 |
·异步时钟域传输分析 | 第45-48页 |
·单bit信号异步时钟传输方法 | 第45-48页 |
·多bit信号异步时钟传输方法 | 第48页 |
·面积和速度的优化 | 第48-51页 |
·乒乓操作 | 第49页 |
·串并变换 | 第49-50页 |
·流水线操作 | 第50-51页 |
·交换转发引擎各模块详细设计 | 第51-63页 |
·数据协议处理模块的设计 | 第51-56页 |
·查找引擎模块的设计 | 第56-59页 |
·转发引擎模块的设计 | 第59-61页 |
·数据缓存队列模块的设计 | 第61-63页 |
·本章小结 | 第63-64页 |
第五章 数据快速交换系统的性能分析与仿真验证 | 第64-76页 |
·测试环境与测试步骤 | 第64-67页 |
·硬件环境 | 第65-67页 |
·软件环境 | 第67页 |
·ModelSim仿真软件 | 第67页 |
·ChipScope Pro在线逻辑分析仪 | 第67页 |
·详细模块的仿真与测试 | 第67-74页 |
·功能仿真 | 第67-71页 |
·数据协议处理模块仿真与测试结果 | 第67-69页 |
·查找转发引擎模块仿真与测试结果 | 第69-71页 |
·系统测试 | 第71-74页 |
·单系统板间数据交换转发测试 | 第71-72页 |
·双系统间数据交换转发指标性能测试 | 第72-74页 |
·性能分析结论 | 第74-75页 |
·本章小结 | 第75-76页 |
第六章 总结与展望 | 第76-77页 |
参考文献 | 第77-80页 |
致谢 | 第80-81页 |
附录 | 第81-82页 |
硕士期间发表论文 | 第82页 |