第一章 绪论 | 第1-11页 |
·数字电视发展概述 | 第7-9页 |
·本论文的任务与结构 | 第9-11页 |
第二章 TMS320C64x DSP 的特征 | 第11-18页 |
·DSP 简介 | 第11页 |
·DSP 的发展 | 第11-12页 |
·DSP 的分类及主要特点 | 第12-14页 |
·TMS320C64x简介 | 第14-18页 |
·TMS320C64x特点 | 第14-15页 |
·TMS320C64x的结构框图 | 第15-18页 |
第三章 数字电视信源解码器的方案论证和时序研究 | 第18-32页 |
·系统功能简介 | 第18-19页 |
·SDTV 信源解码部分的硬件方案设计与论证 | 第19-23页 |
·SDTV 信源解码系统的硬件方案 | 第19-20页 |
·SDTV 信源解码器的方案论证 | 第20-23页 |
·系统时序部分的研究 | 第23-31页 |
·PDT 简介 | 第23-24页 |
·PDT 的读时序 | 第24-27页 |
·PDT 的写时序 | 第27-31页 |
·小结 | 第31-32页 |
第四章 数字电视信源解码器硬件系统输出部分的设计与实现 | 第32-50页 |
·硬件系统总体方案设计 | 第32-33页 |
·系统存储器设计 | 第33-37页 |
·输出存储器原理 | 第34页 |
·输出存储器选型原则 | 第34-36页 |
·系统输出存储器设计的备选方案 | 第36-37页 |
·系统输出设计 | 第37-41页 |
·音频后处理模块 | 第37-38页 |
·视频后处理模块 | 第38-41页 |
·系统视频输出时序产生及系统逻辑控制 | 第41-46页 |
·逻辑综合模块 | 第42-44页 |
·时序控制模块 | 第44-46页 |
·程序固化及基准图的存储 | 第46-48页 |
·TMS320C6415 芯片工作模式及自举方式的配置 | 第48-49页 |
·时钟与电源管理、复位与JTAG 接口 | 第49-50页 |
第五章 MPEG 音频算法研究及优化的理论基础 | 第50-57页 |
·MPEG 与AC3 音频算法简介 | 第50页 |
·MPEG Layer—II 编解码器原理 | 第50-56页 |
·多相滤波器原理 | 第52-56页 |
·音频解码算法优化的理论依据 | 第56-57页 |
第六章 基于TMS320C6415 的MPEG 音频解码算法实现及优化 | 第57-74页 |
·浮点运算的定点处理 | 第57-61页 |
·定标方法的介绍 | 第57-59页 |
·定标方法解决浮点到定点的转换 | 第59-61页 |
·用C64x 的专有乘法指令优化乘法运算 | 第61-62页 |
·C64x 指令集介绍 | 第61页 |
·用MPYLIR 指令对乘法进行优化 | 第61-62页 |
·MPEG 音频解码的实现以及优化前后的性能比较 | 第62-73页 |
·MPEG 音频解码描述 | 第62-63页 |
·MPEG 音频解码程序在嵌入式实时操作系统上的实现 | 第63-69页 |
·音频解码程序的整体优化 | 第69-70页 |
·音频程序优化前后的性能比较 | 第70-73页 |
·小结 | 第73-74页 |
第七章 结束语 | 第74-76页 |
参考文献 | 第76-78页 |
发表论文和参加科研情况说明 | 第78-79页 |
致谢 | 第79页 |