第一章 引言 | 第1-10页 |
第二章 局域网 | 第10-15页 |
2.1 局域网特征 | 第10页 |
2.2 IEEE802.3标准及以太网 | 第10-11页 |
2.3 局域网的编码方式 | 第11页 |
2.4 802.3MAC子层协议 | 第11-12页 |
2.5 二进制指数回退算法 | 第12-13页 |
2.6 以太网设备在链路连接过程中的自动协商协议 | 第13-14页 |
2.7 以太网在本系统中的实现 | 第14-15页 |
第三章 网络芯片的硬件结构和编程特点 | 第15-24页 |
3.1 芯片的硬件结构及功能 | 第15-17页 |
3.2 编程实现网络帧的接收与发送 | 第17-22页 |
3.3 DP83902A的寄存器。 | 第22-23页 |
3.4 DP83902A总线仲裁和时序 | 第23-24页 |
第四章 嵌入式控制器AMD186 | 第24-29页 |
4.1 概述 | 第24-25页 |
4.2 AMD186ES的初始化操作 | 第25页 |
4.3 AMD186ES的总体结构 | 第25-29页 |
4.3.1 AMD186ES的片选工作单元 | 第25-28页 |
4.3.2 中断控制单元 | 第28页 |
4.3.3 异步串行口 | 第28页 |
4.3.4 PIO口(PROGRAMMABLE I/O PINS) | 第28-29页 |
第五章 AMD186与网络芯片的接口时序和程序设计 | 第29-35页 |
5.1 寄存器操作的时序配合 | 第29-31页 |
5.2 异步IO口的操作时序配合 | 第31页 |
5.3 AMD186及网络芯片的编程实现 | 第31-35页 |
第六章 用户端接口板的设计 | 第35-42页 |
6.1 硬件框图 | 第35页 |
6.2 概述 | 第35页 |
6.3 IspExpert简介 | 第35-36页 |
6.4 ISP2128VE结构 | 第36-40页 |
6.5 VHDL语言概述 | 第40-41页 |
6.6 VHDL简介 | 第41-42页 |
6.6.1 VHDL语言的抽象级别 | 第41页 |
6.6.2 VHDL语言的结构 | 第41-42页 |
第七章 利用VHDL在本系统中开发CPLD | 第42-63页 |
7.1 概述 | 第42页 |
7.2 地址计数器模块 | 第42-45页 |
7.3 PLAY模块 | 第45-50页 |
7.4 FLASH操作模块 | 第50-63页 |
7.4.1 概述 | 第50-51页 |
7.4.2 FLASH的结构和操作 | 第51-53页 |
7.4.3 设计内容 | 第53-58页 |
7.4.4 仿真 | 第58-61页 |
7.4.5 下载 | 第61-63页 |
第八章 结论 | 第63-64页 |
参考文献 | 第64-65页 |
致谢 | 第65-66页 |
个人简历 | 第66页 |