基于FPGA的LTE物理层若干技术的实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-10页 |
Contents | 第10-13页 |
第一章 绪论 | 第13-16页 |
·发展背景 | 第13页 |
·技术指标 | 第13-14页 |
·课题研究现状及意义 | 第14-15页 |
·论文主要内容及结构安排 | 第15-16页 |
第二章 LTE物理层下行链路处理过程 | 第16-31页 |
·下行链路概述 | 第16-18页 |
·物理层信道 | 第16-17页 |
·帧结构 | 第17-18页 |
·物理信道的信道编码 | 第18-22页 |
·CRC编码 | 第18-19页 |
·码块分段 | 第19页 |
·Turbo编码 | 第19-21页 |
·速率匹配 | 第21-22页 |
·基带信号的生成 | 第22-30页 |
·加扰 | 第23-25页 |
·调制 | 第25页 |
·层映射 | 第25-26页 |
·预编码 | 第26-29页 |
·资源映射 | 第29-30页 |
·小结 | 第30-31页 |
第三章 关键算法优化 | 第31-38页 |
·伪随机序列优化算法 | 第31-33页 |
·常规伪随机序列产生算法 | 第31-32页 |
·伪随机序列生成优化算法 | 第32-33页 |
·优化算法结构图 | 第33页 |
·空间复用预编码优化算法 | 第33-38页 |
·直接复数矩阵相乘法 | 第35-36页 |
·优化后的查表算法 | 第36-37页 |
·优化算法结构图 | 第37-38页 |
第四章 LTE物理层若干技术的FPGA实现 | 第38-69页 |
·FPGA研究背景 | 第38-39页 |
·设计实现步骤 | 第38页 |
·Altera FPGA介绍 | 第38-39页 |
·加扰技术的实现 | 第39-44页 |
·M2序列初始值计算模块 | 第40-41页 |
·M序列组初始化模块 | 第41-42页 |
·扰码生成模块 | 第42-43页 |
·数据加扰模块 | 第43页 |
·加扰模块仿真及资源占用分析 | 第43-44页 |
·调制技术的实现 | 第44-48页 |
·串并转换模块 | 第45-46页 |
·地址产生模块 | 第46-47页 |
·调制映射表模块 | 第47页 |
·调制模块仿真及资源占用分析 | 第47-48页 |
·层映射技术的实现 | 第48-56页 |
·直接映射模块 | 第49-50页 |
·1码字映射2层模块 | 第50-51页 |
·1码字映射4层模块 | 第51-53页 |
·2码字映射3层模块 | 第53-54页 |
·2码字映射4层模块 | 第54-55页 |
·层映射模块仿真及资源占用分析 | 第55-56页 |
·预编码技术的实现 | 第56-69页 |
·单端口预编码模块 | 第57-58页 |
·发射分集预编码模块 | 第58-61页 |
·空间复用预编码模块 | 第61-64页 |
·波束赋形预编码模块 | 第64-67页 |
·预编码模块仿真及资源占用分析 | 第67-69页 |
总结与展望 | 第69-70页 |
参考文献 | 第70-72页 |
攻读硕士学位期间发表的论文 | 第72-74页 |
致谢 | 第74页 |