摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-14页 |
·课题的研究背景 | 第9-11页 |
·课题的研究现状 | 第11-12页 |
·课题的研究目标 | 第12-13页 |
·论文的组织结构 | 第13-14页 |
第二章 CPU_VLAB的需求分析与总体设计 | 第14-20页 |
·CPU的基础架构 | 第14-15页 |
·CPU的结构 | 第14-15页 |
·CPU的工作过程 | 第15页 |
·CPU_VLAB的实验流程 | 第15-16页 |
·CPU_VLAB的架构与功能 | 第16-18页 |
·CPU_VLAB设计的难点 | 第18-19页 |
·本章小结 | 第19-20页 |
第三章 CPU_VLAB的主要模块设计与实现 | 第20-38页 |
·平台操作模块的设计与实现 | 第20-22页 |
·实验组件模块设计与实现 | 第22-26页 |
·实验组件总体设计 | 第22-23页 |
·微程序控制器组件设计与实现 | 第23-25页 |
·时序系统组件设计与实现 | 第25-26页 |
·内存组件设计与实现 | 第26页 |
·组件调度模块的设计与实现 | 第26-33页 |
·连接关系的建立 | 第26-28页 |
·组件分类调度 | 第28-33页 |
·组件注册模块的设计与实现 | 第33-37页 |
·组件注册 | 第33-35页 |
·数字签名 | 第35-37页 |
·本章小结 | 第37-38页 |
第四章 CPU_VLAB的关键技术 | 第38-52页 |
·Applet与Servlet的通信技术 | 第38-41页 |
·Applet和Servlet通信技术 | 第38-39页 |
·Applet与Servlet的通信技术在平台中的应用 | 第39-41页 |
·基于组件技术开发虚拟芯片 | 第41-45页 |
·组件技术简介 | 第41-42页 |
·CPU_VLAB组件构造 | 第42-43页 |
·CPU_VLAB组件描述 | 第43-44页 |
·CPU_VLAB组件自省 | 第44-45页 |
·基于多线程的组件分类触发机制 | 第45-48页 |
·组件调度的通信问题 | 第45-46页 |
·组件调度的同步问题 | 第46-47页 |
·组件调度的环路问题 | 第47页 |
·组件调度中指令执行时的乱序问题 | 第47-48页 |
·重定向技术解决数字签名问题 | 第48-50页 |
·双缓冲技术解决界面闪烁问题 | 第50-51页 |
·本章小结 | 第51-52页 |
第五章 CPU_VLAB的运行实例 | 第52-56页 |
·运行环境 | 第52页 |
·运行实例 | 第52-56页 |
第六章 结束语 | 第56-59页 |
·工作总结 | 第56-57页 |
·今后的工作展望 | 第57-59页 |
参考文献 | 第59-63页 |
致谢 | 第63-64页 |
攻读硕士学位期间主要的研究成果 | 第64页 |