E_AGCH解码器的设计与验证
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·项目的背景及研究目的 | 第9-11页 |
·IC验证方法学 | 第11-12页 |
·研究内容 | 第12-13页 |
第二章 卷积编码及VITERBI算法的基本原理 | 第13-17页 |
·卷积码简介 | 第13页 |
·卷积码的编码过程 | 第13-14页 |
·VITERBI译码简述 | 第14-16页 |
·卷积码译码分类 | 第14页 |
·VITERBI算法简述 | 第14-15页 |
·VITERBI译码器的构成 | 第15-16页 |
·本章小结 | 第16-17页 |
第三章 验证方法学简介 | 第17-23页 |
·背景概述 | 第17-18页 |
·验证平台和验证方法 | 第18-19页 |
·验证开发流程 | 第19-20页 |
·E_AGCH硬件设计简介 | 第20-22页 |
·本章小结 | 第22-23页 |
第四章 E-AGCH算法设计 | 第23-37页 |
·E-AGCH解码流程 | 第23-24页 |
·VITERI算法要求 | 第24页 |
·E-AGCH的VITERBI译码器构建 | 第24-31页 |
·算法仿真与性能评估 | 第31-36页 |
·浮点性能 | 第31-32页 |
·定点性能 | 第32-36页 |
·本章小结 | 第36-37页 |
第五章 E_AGCH的验证 | 第37-55页 |
·验证策略 | 第37页 |
·E_AGCH的验证平台设计 | 第37-47页 |
·Sequence功能 | 第38-40页 |
·BFM功能 | 第40-41页 |
·MONITOR功能 | 第41页 |
·SMP功能 | 第41-42页 |
·REFM功能 | 第42-45页 |
·SCOREBOARD功能 | 第45-46页 |
·DSP AGENT | 第46页 |
·OUTPUT AGENT | 第46-47页 |
·仿真结果分析 | 第47-50页 |
·E_AGCH顶层配置仿真 | 第47页 |
·接收和速率匹配仿真 | 第47-48页 |
·浮点数累加模块仿真 | 第48-49页 |
·VITERBI模块仿真 | 第49页 |
·CRC校验模块仿真 | 第49-50页 |
·覆盖率结果分析 | 第50-54页 |
·行覆盖率结果如图所示 | 第50-51页 |
·条件覆盖率统计 | 第51-52页 |
·翻转覆盖率统计 | 第52-53页 |
·功能覆盖率统计 | 第53-54页 |
·本章小结 | 第54-55页 |
结论与展望 | 第55-57页 |
参考文献 | 第57-59页 |
读硕士学位期间取得的研究成果 | 第59-60页 |
致谢 | 第60-61页 |
附件 | 第61页 |