Q波段数字预失真平台射频模块研制
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 论文研究背景 | 第9-11页 |
1.2 数字预失真平台研究现状 | 第11-12页 |
1.3 论文组织架构 | 第12-13页 |
第二章 数字预失真基本理论 | 第13-21页 |
2.1 典型功率放大器 | 第13-15页 |
2.1.1 Doherty功率放大器 | 第13-14页 |
2.1.2 ET功率放大器 | 第14-15页 |
2.2 数字预失真基本原理 | 第15-16页 |
2.3 收发机经典拓扑结构 | 第16-20页 |
2.3.1 超外差结构 | 第16-17页 |
2.3.2 零中频结构 | 第17-19页 |
2.3.3 数字中频结构 | 第19-20页 |
2.4 数字预失真平台相关指标 | 第20-21页 |
第三章 数字预失真平台射频模块设计 | 第21-53页 |
3.1 射频模块整体结构 | 第21-24页 |
3.1.1 整体结构 | 第21-22页 |
3.1.2 链路仿真 | 第22-24页 |
3.2 发射链路 | 第24-41页 |
3.2.1 上变频器 | 第24-29页 |
3.2.2 射频滤波器设计 | 第29-32页 |
3.2.3 驱动功率放大器 | 第32-36页 |
3.2.4 发射链路测试 | 第36-41页 |
3.3 反馈链路 | 第41-47页 |
3.3.1 耦合器设计 | 第41-43页 |
3.3.2 下变频器 | 第43-47页 |
3.4 本振倍频电路 | 第47-53页 |
3.4.1 本振滤波器设计 | 第47-49页 |
3.4.2 本振功分器设计 | 第49-50页 |
3.4.3 本振倍频电路测试 | 第50-53页 |
第四章 数字预失真平台射频模块测试 | 第53-61页 |
4.1 供电电路 | 第53-55页 |
4.2 PCB布局及结构件设计 | 第55-57页 |
4.3 系统测试 | 第57-61页 |
第五章 总结与展望 | 第61-63页 |
5.1 论文工作总结 | 第61页 |
5.2 后续工作展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
作者简介 | 第69页 |