摘要 | 第2-3页 |
Abstract | 第3页 |
引言 | 第7页 |
1 绪论 | 第7-14页 |
1.1 课题研究的背景和意义 | 第7-9页 |
1.1.1 无功功率对电力系统的影响 | 第8页 |
1.1.2 谐波产生的原因及危害 | 第8-9页 |
1.2 STATCOM的发展状况 | 第9-12页 |
1.2.1 STATCOM的分类 | 第10-12页 |
1.2.2 静止同步补偿器的指令电流检测方法 | 第12页 |
1.2.3 静止同步补偿器的电流控制方法 | 第12页 |
1.3 本课题的主要研究内容 | 第12-14页 |
2 STATCOM的主电路设计 | 第14-32页 |
2.1 STATCOM工作原理及补偿特性分析 | 第14-17页 |
2.1.1 STATCOM的基本原理 | 第14-15页 |
2.1.2 STATCOM补偿特性分析 | 第15-17页 |
2.2 STATCOM的系统总体结构设计及运行状态分析 | 第17-21页 |
2.2.1 主电路结构的选择 | 第17-18页 |
2.2.2 主电路原理及运行状态分析 | 第18-21页 |
2.3 主电路容量的计算与补偿电流的计算 | 第21页 |
2.4 STATCOM主电路参数的设计 | 第21-29页 |
2.4.1 主电路功率开关器件的选择 | 第21-22页 |
2.4.2 缓冲电路 | 第22-23页 |
2.4.3 驱动电路 | 第23页 |
2.4.4 直流侧母线电容的设计 | 第23-27页 |
2.4.5 交流侧滤波电抗器的设计 | 第27-29页 |
2.5 电力系统谐波与并联补偿 | 第29-31页 |
2.6 本章小结 | 第31-32页 |
3 并联静止无功补偿器控制系统的硬件设计 | 第32-42页 |
3.1 控制系统的总体设计 | 第32-33页 |
3.2 基于DSP+CPLD的数字化核心控制系统设计 | 第33-36页 |
3.2.1 DSP功能模块设计 | 第33-34页 |
3.2.2 CPLD功能模块设计 | 第34-36页 |
3.3 数据采集电路的设计 | 第36页 |
3.4 同步信号电路 | 第36-37页 |
3.5 硬件故障保护电路 | 第37-38页 |
3.6 I/O接口电路 | 第38-39页 |
3.7 提高硬件电路抗干扰性能的措施 | 第39-41页 |
3.7.1 干扰概述 | 第39页 |
3.7.2 硬件抗干扰措施 | 第39-41页 |
3.8 本章小结 | 第41-42页 |
4 并联静止同步补偿器控制系统的软件设计 | 第42-57页 |
4.1 谐波与无功电流检测算法的设计 | 第42-45页 |
4.2 补偿电流跟踪控制方法的设计 | 第45-47页 |
4.3 逆变器直流侧电压的双闭环控制 | 第47-52页 |
4.3.1 直流侧电容电压稳定和中点电位均衡控制 | 第48-50页 |
4.3.2 数字PI控制的设计 | 第50-52页 |
4.4 控制程序流程与软件设计 | 第52-55页 |
4.5 软件抗干扰措施的设计 | 第55-56页 |
4.5.1 看门狗技术 | 第55页 |
4.5.2 系统自检 | 第55-56页 |
4.5.3 数字滤波 | 第56页 |
4.5.4 软件陷阱 | 第56页 |
4.6 本章小结 | 第56-57页 |
5 STATCOM建模与系统仿真分析 | 第57-65页 |
5.1 STATCOM仿真模型建立 | 第57-58页 |
5.1.1 电源模块设计 | 第57页 |
5.1.2 非线性负载设计 | 第57-58页 |
5.2 STATCOM模块设计 | 第58-59页 |
5.3 STATCOM仿真结果 | 第59-64页 |
5.3.1 负载对称、恒定 | 第59-60页 |
5.3.2 负载对称、恒定、电源电压畸变 | 第60-62页 |
5.3.3 负载非对称、恒定 | 第62-63页 |
5.3.4 负载非对称、发生突变 | 第63-64页 |
5.4 本章小结 | 第64-65页 |
6 基于STATCOM的无功补偿装置的容量计算 | 第65-73页 |
6.1 原始参数 | 第65-67页 |
6.2 基波补偿容量计算 | 第67-69页 |
6.3 谐波补偿容量计算 | 第69-70页 |
6.4 负序补偿容量计算 | 第70页 |
6.5 总补偿容量计算 | 第70页 |
6.6 滤波器设计 | 第70-72页 |
6.6.1 滤波器设计原则 | 第70-71页 |
6.6.2 滤波器设计 | 第71-72页 |
6.7 本章小结 | 第72-73页 |
结论 | 第73-74页 |
参考文献 | 第74-76页 |
致谢 | 第76-78页 |