卫星通信中跳频频率合成器与跳频收发信机的研究
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 论文研究内容与组织结构 | 第11-13页 |
第二章 频率合成技术研究 | 第13-31页 |
2.1 主要技术参数 | 第13-15页 |
2.2 直接模拟合成器 | 第15-18页 |
2.2.1 直接模拟合成器系统构成 | 第15页 |
2.2.2 直接模拟合成器中器件相位噪声分析 | 第15-18页 |
2.3 直接数字频率合成器 | 第18-23页 |
2.3.1 直接数字频率合成器的基本原理 | 第18-19页 |
2.3.2 直接数字频率合成器的基本架构 | 第19页 |
2.3.3 直接数字频率合成器中的混叠 | 第19-21页 |
2.3.4 直接数字频率合成器中的杂散 | 第21-22页 |
2.3.5 直接数字频率合成器中的相位噪声 | 第22-23页 |
2.4 间接频率合成器 | 第23-26页 |
2.4.1 间接频率合成器的基本原理 | 第23页 |
2.4.2 鉴相器的基本原理 | 第23-24页 |
2.4.3 锁相环合成器的相位噪声分析 | 第24-26页 |
2.4.4 锁相环合成器的参考杂散分析 | 第26页 |
2.5 频率合成器性能优化 | 第26-30页 |
2.5.1 锁相环系统相位噪声的优化 | 第27-29页 |
2.5.2 锁相环系统频率分辨率的优化 | 第29-30页 |
2.5.3 系统频率转换时间的优化 | 第30页 |
2.6 本章小结 | 第30-31页 |
第三章 跳频频率合成器的研制 | 第31-41页 |
3.1 跳频频率合成器设计指标 | 第31页 |
3.2 跳频频率源设计方案 | 第31-33页 |
3.2.1 跳频频率合成系统分析 | 第31-33页 |
3.2.2 跳频频率合成系统原理图设计 | 第33页 |
3.3 跳频频率源系统仿真与测试 | 第33-39页 |
3.3.1 跳频频率源系统实现 | 第33-34页 |
3.3.2 系统测试环境 | 第34页 |
3.3.3 参考源锁相环仿真与测试 | 第34-38页 |
3.3.4 直接数字频率合成器输出测试 | 第38页 |
3.3.5 混频模块测试 | 第38页 |
3.3.6 倍频链路测试 | 第38-39页 |
3.4 本章总结 | 第39-41页 |
第四章 跳频收发信机系统的研制 | 第41-61页 |
4.1 跳频发射机系统设计 | 第41-45页 |
4.1.1 跳频发射机系统设计指标 | 第41页 |
4.1.2 跳频发射机系统拓扑结构设计 | 第41-45页 |
4.2 跳频接收机系统设计 | 第45-48页 |
4.2.1 跳频接收机系统设计指标 | 第45页 |
4.2.2 跳频接收机系统拓扑结构设计 | 第45-48页 |
4.3 跳频收发信机中滤波器的设计 | 第48-51页 |
4.4 收发信机系统实现与测试 | 第51-59页 |
4.4.1 跳频收发信机系统实现 | 第51-52页 |
4.4.2 数字控制系统的设计 | 第52页 |
4.4.3 系统系能测试 | 第52-59页 |
4.5 本章总结 | 第59-61页 |
第五章 总结与展望 | 第61-63页 |
5.1 论文总结 | 第61页 |
5.2 研究展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-71页 |
作者简介 | 第71页 |