短波通信系统中的数字预失真实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 线性化技术概述 | 第11-13页 |
1.3 本文主要内容及结构 | 第13-14页 |
第二章 功率放大器非线性特性及数字预失真技术 | 第14-32页 |
2.1 功率放大器线性度 | 第14-16页 |
2.1.1 IMD | 第14-15页 |
2.1.2 ACPR | 第15页 |
2.1.3 NMSE | 第15-16页 |
2.1.4 EVM | 第16页 |
2.2 功率放大器失真特性 | 第16-21页 |
2.2.1 非线性特性 | 第17-18页 |
2.2.2 动态特性 | 第18-20页 |
2.2.3 测试信号对于特性的影响 | 第20-21页 |
2.3 数字预失真技术 | 第21-23页 |
2.4 数字预失真建模模型介绍 | 第23-29页 |
2.4.1 无记忆模型 | 第23-26页 |
2.4.2 记忆模型 | 第26-29页 |
2.5 行为模型的参数识别算法 | 第29-30页 |
2.5.1 自适应算法 | 第29-30页 |
2.5.2 LS算法 | 第30页 |
2.6 本章小结 | 第30-32页 |
第三章 基于FPGA和DSP的数字预失真实现 | 第32-52页 |
3.1 传统预失真结构的不足及改进 | 第33-38页 |
3.1.1 开环预失真结构的不足 | 第33-36页 |
3.1.2 基于迭代的数字预失真结构 | 第36-38页 |
3.1.3 时变特性的影响及相关均衡 | 第38页 |
3.2 数字预失真的FPGA与DSP实现 | 第38-42页 |
3.2.1 数字预失真模型的选取 | 第38-40页 |
3.2.2 数字预失真的硬件实现结构 | 第40-42页 |
3.3 硬件实现结构的关键技术 | 第42-47页 |
3.3.1 有限字长效应 | 第42-43页 |
3.3.2 查找表技术 | 第43-44页 |
3.3.3 Cordic算法 | 第44-46页 |
3.3.4 FPGA与DSP通信总线 | 第46-47页 |
3.4 信道均衡 | 第47-51页 |
3.4.1 DAC前置均衡 | 第47-49页 |
3.4.2 正交调制均衡 | 第49-51页 |
3.5 本章小结 | 第51-52页 |
第四章 数字预失真的测试验证 | 第52-66页 |
4.1 预失真验证平台 | 第52-55页 |
4.1.1 数字预失真的信号采集及验证平台 | 第52-54页 |
4.1.2 测试方案 | 第54-55页 |
4.2 信道对信号采集的影响 | 第55-58页 |
4.2.1 载波偏移 | 第55-56页 |
4.2.2 镜像频率 | 第56-57页 |
4.2.3 载波泄漏 | 第57页 |
4.2.4 载波频率的影响 | 第57-58页 |
4.3 信号采集后的信号预处理 | 第58-61页 |
4.3.1 采样率变换 | 第58-59页 |
4.3.2 延时对齐 | 第59-61页 |
4.4 测试结果 | 第61-65页 |
4.4.1 仿真结果 | 第61-63页 |
4.4.2 单频点测试结果 | 第63-65页 |
4.4.3 全频段测试结果 | 第65页 |
4.5 本章小结 | 第65-66页 |
第五章 结论与展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-73页 |
攻读硕士期间取得的成就 | 第73-74页 |