摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 本文研究背景与意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-14页 |
1.3 论文研究的内容与结构 | 第14-16页 |
1.3.1 研究内容 | 第14页 |
1.3.2 论文结构 | 第14-16页 |
第二章 系统总体方案设计 | 第16-28页 |
2.1 系统可行性分析 | 第16-19页 |
2.2 系统总体方案设计 | 第19-21页 |
2.2.1 深存储模块分析 | 第20-21页 |
2.2.2 双捕获存储模块分析 | 第21页 |
2.3 核心器件分析与选型 | 第21-24页 |
2.4 系统硬件方案设计 | 第24-27页 |
2.5 本章小结 | 第27-28页 |
第三章 深存储模块设计与实现 | 第28-50页 |
3.1 深存储模块方案设计 | 第28-29页 |
3.2 多通道数据深存储架构设计与仿真 | 第29-39页 |
3.2.1 数据选择和位宽转换模块的设计及仿真 | 第30-32页 |
3.2.2 DDR3 SDRAM存储平台设计及验证 | 第32-35页 |
3.2.3 数据恢复和缓存模块的设计及仿真 | 第35-39页 |
3.3 实时模式数据存储的设计 | 第39-45页 |
3.3.1 DDR3的预触发设计 | 第40-41页 |
3.3.2 实时模式数据存储模块的设计与实现 | 第41-45页 |
3.4 滚动模式数据存储的设计 | 第45-49页 |
3.4.1 滚动模式数据存储模块的方案设计 | 第47页 |
3.4.2 滚动模式数据存储模块的实现 | 第47-49页 |
3.5 本章小结 | 第49-50页 |
第四章 双捕获模块设计与实现 | 第50-63页 |
4.1 双捕获功能模块方案设计 | 第50-51页 |
4.2 双捕获功能模块架构设计与实现 | 第51-59页 |
4.2.1 捕获波形数据存储模块的实现 | 第52-56页 |
4.2.2 主波形数据存储模块的实现 | 第56-57页 |
4.2.3 SSRAM抽点模块的设计 | 第57-59页 |
4.3 双捕获总体控制模块的设计 | 第59-62页 |
4.4 捕获波形的数据后抽取设计 | 第62页 |
4.5 本章小结 | 第62-63页 |
第五章 功能验证与测试 | 第63-74页 |
5.1 系统平台和测试平台 | 第63页 |
5.2 系统测试流程介绍 | 第63-64页 |
5.2.1 深存储模块测试内容 | 第63-64页 |
5.2.2 双捕获功能模块测试内容 | 第64页 |
5.3 深存储功能测试 | 第64-67页 |
5.3.1 采集时间优势验证 | 第64-65页 |
5.3.2 数据采样率优势验证 | 第65-67页 |
5.4 深存储性能指标验证 | 第67-70页 |
5.5 双捕获模块功能测试 | 第70-71页 |
5.6 双捕获模块性能测试 | 第71-74页 |
第六章 结论与展望 | 第74-76页 |
6.1 全文总结 | 第74页 |
6.2 课题展望 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |
攻读硕士学位期间取得的成果 | 第79页 |