基于R2000高性能多天线RFID读写器的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第15-20页 |
1.1 研究背景与意义 | 第15-16页 |
1.2 RFID技术发展动态 | 第16-18页 |
1.2.1 研究现状 | 第16-17页 |
1.2.2 发展趋势 | 第17-18页 |
1.3 论文结构安排 | 第18-20页 |
第二章 高性能多天线读写器系统方案设计 | 第20-33页 |
2.1 超高频RFID系统开发流程 | 第20-21页 |
2.2 超高频RFID系统组成 | 第21-23页 |
2.2.1 上位机 | 第22页 |
2.2.2 读写器 | 第22页 |
2.2.3 天线 | 第22页 |
2.2.4 电子标签 | 第22-23页 |
2.3 系统功能分析 | 第23-27页 |
2.3.1 高读写性能 | 第23-25页 |
2.3.2 多天线结构 | 第25-26页 |
2.3.3 工作指示功能 | 第26页 |
2.3.4 读写信息安全 | 第26-27页 |
2.4 硬件电路设计方案 | 第27-32页 |
2.4.1 接.电路 | 第27-28页 |
2.4.2 数字基带电路 | 第28页 |
2.4.3 射频收发电路 | 第28-32页 |
2.5 本章小结 | 第32-33页 |
第三章 高性能多天线读写器硬件电路设计 | 第33-53页 |
3.1 读写器数字基带电路 | 第33-35页 |
3.1.1 数据IO .模块 | 第33-34页 |
3.1.2 时钟电路模块 | 第34页 |
3.1.3 电源模块 | 第34-35页 |
3.1.4 J-TAG与UART接.模块 | 第35页 |
3.2 射频发射链路 | 第35-40页 |
3.2.1 射频巴伦 | 第35-36页 |
3.2.2 混频滤波网络 | 第36-37页 |
3.2.3 功率放大电路 | 第37-39页 |
3.2.4 阻抗匹配网络 | 第39-40页 |
3.3 射频接收链路 | 第40-43页 |
3.3.1 隔离度调节网络 | 第40-42页 |
3.3.2 接收解调电路 | 第42-43页 |
3.4 检波反馈链路 | 第43-46页 |
3.4.1 检波反馈原理 | 第43-44页 |
3.4.2 正向检波电路 | 第44-46页 |
3.4.3 反向检波电路 | 第46页 |
3.5 多天线电路结构 | 第46-47页 |
3.6 天线工作指示电路 | 第47-48页 |
3.7 电源供电模块 | 第48-50页 |
3.8 PCB版图设计 | 第50-52页 |
3.9 本章小结 | 第52-53页 |
第四章 上位机软件与读写信息安全 | 第53-63页 |
4.1 上位机系统软件设计 | 第53-58页 |
4.1.1 程序控制上断电功能 | 第53-55页 |
4.1.2 设置读写器天线参数 | 第55-56页 |
4.1.3 读写标签EPC | 第56-58页 |
4.1.4 标签密码区 | 第58页 |
4.2 信息安全 | 第58-62页 |
4.2.1 RFID信息安全隐患 | 第59页 |
4.2.2 信息安全策略 | 第59-61页 |
4.2.3 QT信息安全的实现 | 第61-62页 |
4.3 本章小结 | 第62-63页 |
第五章 电路调试与系统测试 | 第63-80页 |
5.1 电源模块调试 | 第63-64页 |
5.2 基带控制电路调试 | 第64页 |
5.3 射频发射链路调试 | 第64-68页 |
5.3.1 R2000电路调试 | 第64-65页 |
5.3.2 功放电路调试 | 第65-67页 |
5.3.3 带通滤波电路调试 | 第67-68页 |
5.3.4 两级开关电路调试 | 第68页 |
5.4 射频接收链路调试 | 第68-72页 |
5.4.1 耦合器隔离度调试 | 第69-70页 |
5.4.2 接收本振电路调试 | 第70-71页 |
5.4.3 接收信号电路调试 | 第71-72页 |
5.5 检波反馈电路调试 | 第72页 |
5.6 整机系统测试 | 第72-79页 |
5.6.1 输出信号功率测试 | 第73-75页 |
5.6.2 多标签盘存测试 | 第75-76页 |
5.6.3 单标签识别距离测试 | 第76-78页 |
5.6.4 读写器功耗测试 | 第78-79页 |
5.7 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
攻读硕士学位论文期间取得的成果 | 第84-85页 |