12位带校准的逐次逼近模数转换器的研究与设计
摘要 | 第4-5页 |
abstract | 第5页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景和意义 | 第9页 |
1.2 近年来模数转换器的概况 | 第9-11页 |
1.2.1 流水线型ADC | 第10页 |
1.2.2 Flash型ADC | 第10-11页 |
1.2.3 Sigma-Delta型ADC | 第11页 |
1.3 SAR ADC的优势 | 第11-13页 |
1.4 国内外对SAR ADC的研究现状分析 | 第13-14页 |
1.5 研究工作主要内容 | 第14页 |
1.6 论文各部分主要内容介绍 | 第14-15页 |
第二章 SAR ADC的具体介绍 | 第15-22页 |
2.1 SAR ADC的工作原理 | 第15-16页 |
2.2 SAR ADC的典型结构 | 第16-21页 |
2.2.1 电流定标型SAR ADC | 第16-17页 |
2.2.2 电压定标型SAR ADC | 第17-18页 |
2.2.3 电荷定标型SAR ADC | 第18-20页 |
2.2.4 其他结构SAR ADC | 第20-21页 |
2.3 SAR ADC的研究现状 | 第21-22页 |
第三章 电容式DAC的研究与设计 | 第22-27页 |
3.1 DAC的不同结构 | 第22页 |
3.2 分段电容DAC的工作原理 | 第22-24页 |
3.3 分段电容DAC具体电路设计 | 第24页 |
3.4 分段电容式DAC的版图设计 | 第24-27页 |
3.4.1 电容匹配精度 | 第24-25页 |
3.4.2 抑制噪声干扰 | 第25-27页 |
第四章 比较器的研究与设计 | 第27-41页 |
4.1 比较器基本特性 | 第27-31页 |
4.1.1 比较器静态特性 | 第28-29页 |
4.1.2 比较器动态特性 | 第29-31页 |
4.2 比较器的主要种类 | 第31-35页 |
4.2.1 开环比较器 | 第31-32页 |
4.2.2 Latch比较器 | 第32-34页 |
4.2.3 高速高精度比较器 | 第34-35页 |
4.3 比较器的设计 | 第35-39页 |
4.3.1 具体电路原理 | 第35-38页 |
4.3.2 失调电压的校准 | 第38-39页 |
4.3.3 回踢噪声 | 第39页 |
4.4 比较器的版图设计 | 第39-41页 |
4.4.1 抑制干扰 | 第39-40页 |
4.4.2 器件匹配 | 第40-41页 |
第五章 12位SAR ADC的校准技术 | 第41-48页 |
5.1 校准的原理 | 第41-43页 |
5.2 校准DAC的设计 | 第43-47页 |
5.2.1 DAC的特性 | 第44-45页 |
5.2.2 串行结构DAC的设计 | 第45-47页 |
5.3 校准DAC的版图设计 | 第47-48页 |
第六章 版图设计及后仿真验证 | 第48-53页 |
6.1 整体版图设计 | 第48-51页 |
6.1.1 数模转换电路版图 | 第48-50页 |
6.1.2 比较器版图 | 第50页 |
6.1.3 数字控制逻辑版图 | 第50-51页 |
6.2 整体电路的版图及后仿真 | 第51-53页 |
第七章 结论 | 第53-54页 |
参考文献 | 第54-58页 |
攻读硕士学位期间的研究成果 | 第58-59页 |
致谢 | 第59-60页 |