专用交换机队列调度管理及总线控制的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第9-10页 |
缩略语对照表 | 第10-14页 |
第一章 绪论 | 第14-18页 |
1.1 课题研究背景 | 第14页 |
1.2 交换原理概述 | 第14-16页 |
1.2.1 三种常用的交换机制简介 | 第15-16页 |
1.2.2 交换转发方式 | 第16页 |
1.3 本文的主要工作及内容安排 | 第16-18页 |
第二章 专用分组交换机概要设计 | 第18-26页 |
2.1 专用分组交换机系统设计 | 第18-22页 |
2.1.1 专用分组交换机需求分析 | 第18-19页 |
2.1.2 系统设计的性能分析 | 第19-22页 |
2.2 专用分组交换机的设计方案 | 第22-26页 |
2.2.1 专用分组交换机的总体结构 | 第22-23页 |
2.2.2 专用分组交换机模块划分及功能介绍 | 第23-24页 |
2.2.3 专用交换机分组处理流程 | 第24-26页 |
第三章 队列调度管理及总线控制的详细设计与实现 | 第26-62页 |
3.1 队列调度管理的设计与实现 | 第26-53页 |
3.1.1 队列调度管理设计思想 | 第26-27页 |
3.1.2 队列调度管理的存储层次结构 | 第27-28页 |
3.1.3 队列调度管理模块设计概述 | 第28-32页 |
3.1.4 队列操作要点 | 第32-33页 |
3.1.5 入队总调度模块的详细设计 | 第33-39页 |
3.1.6 出队总调度模块的详细设计 | 第39-43页 |
3.1.7 缓存管理模块的详细设计 | 第43-49页 |
3.1.8 帧信息管理模块的详细设计 | 第49-53页 |
3.2 总线控制的设计与实现 | 第53-62页 |
3.2.1 接收总线控制模块的详细设计 | 第54-57页 |
3.2.2 发送总线控制模块的详细设计 | 第57-62页 |
第四章 队列调度管理及总线控制的仿真分析 | 第62-70页 |
4.1 仿真环境简介 | 第62页 |
4.2 队列调度管理模块的仿真与分析 | 第62-68页 |
4.2.1 入队操作仿真 | 第62-65页 |
4.2.2 出队操作仿真 | 第65-68页 |
4.3 总线控制模块的仿真分析 | 第68-70页 |
4.3.1 接收总线搬移 | 第68-69页 |
4.3.2 发送总线搬移 | 第69-70页 |
第五章 板级测试结果与问题分析 | 第70-78页 |
5.1 专用分组交换机测试环境 | 第70页 |
5.2 板级测试结果 | 第70-74页 |
5.2.1 交换性能测试 | 第70-72页 |
5.2.2 对于不同帧长的交换性能测试 | 第72-73页 |
5.2.3 监控输入和输出功能测试 | 第73-74页 |
5.3 板级测试问题的分析与解决 | 第74-78页 |
5.3.1 PHY与FPGA片间接口信号采样出错 | 第75-76页 |
5.3.2 双口RAM读写冲突 | 第76-77页 |
5.3.3 最短帧长度问题 | 第77-78页 |
第六章 总结与展望 | 第78-80页 |
6.1 论文内容总结 | 第78页 |
6.2 展望 | 第78-80页 |
6.2.1 处理能力的改进 | 第78页 |
6.2.2 队列管理方法的改进 | 第78-79页 |
6.2.3 发送调度算法的改进 | 第79-80页 |
参考文献 | 第80-82页 |
致谢 | 第82-84页 |
作者简介 | 第84-85页 |