摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-17页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 本课题的研究进展 | 第10-14页 |
1.3 本课题的主要研究内容 | 第14-17页 |
第二章 DAC的基本原理与结构 | 第17-31页 |
2.1 DAC的基本原理 | 第17-19页 |
2.2 DAC的基本结构 | 第19-22页 |
2.2.1 电压型DAC | 第19-20页 |
2.2.2 电流型DAC | 第20-21页 |
2.2.3 电荷型DAC | 第21-22页 |
2.3 DAC的特性参数 | 第22-28页 |
2.3.1 DAC的静态特性参数 | 第23-26页 |
2.3.2 DAC的动态特性参数 | 第26-28页 |
2.4 DAC的设计目标与选择的结构 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第三章 DAC的电路设计 | 第31-51页 |
3.1 DAC的系统架构 | 第31-32页 |
3.2 基准电压—电流转换电路的设计 | 第32-36页 |
3.2.1 带隙基准电压电路的设计 | 第32-34页 |
3.2.2 基准电压—电流转换电路的设计 | 第34-36页 |
3.3 可编程控制的调幅电路的设计 | 第36-37页 |
3.4 R-2R梯形加权网络DAC的设计 | 第37-45页 |
3.4.1 加权网络的设计 | 第37-41页 |
3.4.2 电平转换电路的设计 | 第41-42页 |
3.4.3 差分开关单元的设计 | 第42-44页 |
3.4.4 时钟同步电路的设计 | 第44-45页 |
3.5 LPF的设计 | 第45-48页 |
3.5.1 LPF结构的选择 | 第45-47页 |
3.5.2 截止频率可调的LPF的设计 | 第47-48页 |
3.6 运算放大器的设计 | 第48-50页 |
3.6.1 运算放大器结构的选择 | 第48-50页 |
3.6.2 运算放大器的仿真结果 | 第50页 |
3.7 本章小结 | 第50-51页 |
第四章 DAC的电路仿真 | 第51-57页 |
4.1 DAC电路的瞬态输出波形仿真 | 第51-53页 |
4.2 DAC输出的建立时间仿真 | 第53-54页 |
4.3 LPF的仿真 | 第54-56页 |
4.4 DAC的性能指标总结 | 第56页 |
4.5 本章小结 | 第56-57页 |
第五章 版图设计与芯片测试 | 第57-67页 |
5.1 版图设计的概述 | 第57-59页 |
5.1.1 版图的设计规则和技巧 | 第57-59页 |
5.2 DAC中部分模块的版图设计 | 第59-60页 |
5.2.1 加权网路中R-2R梯形电阻结构的版图设计 | 第59页 |
5.2.2 运算放大器的版图设计 | 第59-60页 |
5.3 版图验证 | 第60-61页 |
5.4 DAC的整体版图 | 第61-62页 |
5.5 芯片验证与测试 | 第62-65页 |
5.6 本章小结 | 第65-67页 |
第六章 总结和展望 | 第67-69页 |
6.1 总结 | 第67-68页 |
6.2 展望 | 第68-69页 |
参考文献 | 第69-71页 |
致谢 | 第71页 |